WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1998000924) HIGH PERFORMANCE VARIABLE LENGTH DECODER WITH TWO-WORD BIT STREAM SEGMENTATION AND RELATED METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1998/000924    International Application No.:    PCT/IB1997/000783
Publication Date: 08.01.1998 International Filing Date: 25.06.1997
IPC:
G06T 9/00 (2006.01), H03M 7/42 (2006.01)
Applicants: PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL).
PHILIPS NORDEN AB [SE/SE]; Kottbygatan 7, Kista, S-164 85 Stockholm (SE) (SE only)
Inventors: BAKHMUTSKY, Michael; (NL)
Agent: SCHMITZ, Herman, J., R.; Internationaal Octrooibureau B.V., P.O. Box 220, NL-5600 AE Eindhoven (NL)
Priority Data:
08/672,246 28.06.1996 US
Title (EN) HIGH PERFORMANCE VARIABLE LENGTH DECODER WITH TWO-WORD BIT STREAM SEGMENTATION AND RELATED METHOD
(FR) DECODEUR LONGUEUR VARIABLE HAUTE PERFORMANCE A SEGMENTATION DOUBLE MOT DU TRAIN BINAIRE ET PROCEDE CORRESPONDANT
Abstract: front page image
(EN)A variable length decoder for processing an input bit stream (e.g., an MPEG digital video bit stream) which includes a plurality of qualifying and non-qualifying types of variable length code words. The variable length decoder includes an input circuit for receiving the input bit stream and providing a sequence of available input bits, a shifter circuit for providing a decoding window that includes one or more code words contained in the sequence of available input bits, a code word length decoding circuit for determining whether or not the decoding window contains a pair of qualifying code words, and for determining the combined length of the pair of qualifying code words and producing a combined length signal representative of the determined combined length, if it is determined that the decoding window contains a pair of qualifying code words, and further, for determining the length of a leading code word contained in the decoding window and producing a leading word length signal representative of the determined length of the leading code word.
(FR)La présente invention concerne un décodeur longueur variable permettant de traiter un train binaire d'entrée (par exemple un train binaire de vidéo numérique MPEG) constitué d'une pluralité de mots de code de longueur variable de types qualifiants et non qualifiants. Le décodeur longueur variable comporte un circuit d'entrée, un circuit régulateur de phase et un circuit de décodage de longueur de mot de code. Le circuit d'entrée reçoit le train binaire d'entrée et met à disposition une séquence de bits d'entrée. Le circuit régulateur de phase fournit un créneau de décodage accueillant un ou plusieurs mots de code pris dans la séquence de bits d'entrée mis à disposition. Le circuit de décodage de longueur de mot de code, qui permet de déterminer si le créneau de décodage accueille une paire de mots de code qualifiants, et permet de fournir un signal de longueur combinée caractéristique de la longueur combinée déterminée s'il est établi que le créneau de décodage accueille deux mots de code qualifiants. En outre, ce circuit de décodage permet de déterminer la longueur d'un mot de code de début accueilli dans le créneau de décodage et de fournir un signal de longueur caractéristique de la longueur déterminée du mot de code de début.
Designated States: JP.
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)