WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1997040585) HIGH-FREQUENCY SIGNAL RECEIVER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1997/040585    International Application No.:    PCT/JP1997/001343
Publication Date: 30.10.1997 International Filing Date: 17.04.1997
IPC:
H03D 3/00 (2006.01), H03J 7/06 (2006.01), H04B 1/26 (2006.01), H04B 1/28 (2006.01), H04B 1/30 (2006.01), H04L 27/233 (2006.01)
Applicants: MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 571 (JP) (For All Designated States Except US).
MISHIMA, Akira [JP/JP]; (JP) (For US Only).
OZEKI, Hiroaki [JP/JP]; (JP) (For US Only)
Inventors: MISHIMA, Akira; (JP).
OZEKI, Hiroaki; (JP)
Agent: TAKIMOTO, Tomoyuki; Matsushita Electric Industrial Co., Ltd., 1006, Oaza Kadoma, Kadoma-shi, Osaka 571 (JP)
Priority Data:
8/98222 19.04.1996 JP
Title (EN) HIGH-FREQUENCY SIGNAL RECEIVER
(FR) RECEPTEUR DE SIGNAUX A HAUTE FREQUENCE
Abstract: front page image
(EN)A high-frequency signal receiver which lightens the burden of external equipment. In the receiver, one input-output terminal group is connected to the control terminal of a PLL circuit (31), the interface circuit (28e) of a demodulating section (28), and the control terminal of a decoding section (29) and the other input-output terminal group has a microcomputer (33) connected to the external equipment. The microcomputer (33) controls at least one of the PLL circuit (31), demodulating section (28), and decoding section (29) based on a signal inputted from the other input-output terminal group. Therefore, the burden of the external equipment can be lightened.
(FR)Récepteur de signaux à haute fréquence permettant d'alléger la charge de l'équipement externe. A l'intérieur du récepteur, un groupe de bornes d'entrée et de sortie est connecté à la borne de commande d'un circuit de boucle à verrouillage de phase (31), au circuit d'interface (28e) d'une partie de démodulation (28) et à la borne de commande d'une partie de décodage (29); un deuxième groupe de bornes d'entrée et de sortie est équipé d'un micro-ordinateur (33) connecté à l'équipement externe. Le micro-ordinateur (33) commande au moins un circuit de boucle à verrouillage de phase (31) ainsi que la partie de démodulation (28) et la partie de décodage (29), sur la base d'un signal d'entrée provenant du deuxième groupe de bornes d'entrée et de sortie. La charge imposée à l'équipement externe se trouve ainsi allégée.
Designated States: CN, US.
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)