Processing

Please wait...

Settings

Settings

Goto Application

1. WO1997031463 - CROSSBAR SWITCH AND METHOD WITH REDUCED VOLTAGE SWING AND NO INTERNAL BLOCKING DATA PATH

Publication Number WO/1997/031463
Publication Date 28.08.1997
International Application No. PCT/US1997/002941
International Filing Date 20.02.1997
IPC
H04L 12/56 2006.01
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12Data switching networks
54Store-and-forward switching systems
56Packet switching systems
H04Q 3/52 2006.01
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
QSELECTING
3Selecting arrangements
42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
52using static devices in switching stages, e.g. electronic switching arrangements
CPC
H04L 49/101
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
10Switching fabric construction
101Crossbar or matrix
H04L 49/205
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
20Support for services or operations
205Quality of Service based
H04L 49/25
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
25Routing or path finding through a switch fabric
H04L 49/254
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
25Routing or path finding through a switch fabric
253Connections establishment or release between ports
254Centralized controller, i.e. arbitration or scheduling
H04L 49/3018
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
30Peripheral units, e.g. input or output ports
3018Input queuing
H04Q 3/523
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
QSELECTING
3Selecting arrangements
42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
52using static devices in switching stages, e.g. electronic switching arrangements
521using semiconductors in the switching stages
523Details
Applicants
  • FUJITSU LTD. [JP]/[JP]
Inventors
  • MU, Albert
  • LARSON, Jeffrey, D.
Agents
  • PATEL, Rajiv, P.
Priority Data
08/604,92022.02.1996US
Publication Language English (EN)
Filing Language English (EN)
Designated States
Title
(EN) CROSSBAR SWITCH AND METHOD WITH REDUCED VOLTAGE SWING AND NO INTERNAL BLOCKING DATA PATH
(FR) COMMUTATEUR CROSSBAR ET PROCEDE A EXCURSION DE TENSION REDUITE ET SANS CHEMIN DE DONNEES BLOQUANT
Abstract
(EN)
A switch system and method transfer a data packet from a source data port to one or more destination data ports through a switch. The system comprises a source input buffer, a first and a second source input path, a first and a second output path and at least one crosspoint circuit. The source input buffer includes a first and a second data section. The first and the second data sections are coupled to the first and the second input paths respectively. The first and the second input paths couple through the crosspoint circuits at each intersection with the first and the second output paths. The method includes loading the data packets into data sections of an input buffer, transferring each data packet across an input path dedicated for each data section, transmitting each data packet over its input path, and switching the data from the input path to the output path based on a voltage differential. A crosspoint circuit in the switch system includes a first and a second reduced voltage swing line, a first and a second transistor circuit for each data input path and a sense amplifier for a data port. The first reduced voltage swing line is coupled to the first transistor circuit, the second reduced voltage swing line is coupled to the second transistor circuit and both reduced voltage swing lines are connected to the sense amplifier. The method of the unit comprises the steps of charging a first and a second reduced voltage swing line to a predetermined voltage, discharging the voltage from the first reduced voltage swing line, maintaining the voltage in the second voltage line, receiving a clock signal at the sense amplifier, and generating an output signal based on a voltage differential between the voltage lines.
(FR)
L'invention concerne un système de commutation et un procédé pour transférer un paquet de données à partir d'un accès de données source vers un ou plusieurs accès de données de destination, par l'intermédiaire d'un commutateur. Ce système comprend un tampon d'entrée source, un premier et un deuxième chemin d'entrée sources, un premier et un deuxième chemin de sortie, et au moins un circuit à points de connexion. Le tampon d'entrée source comprend une première et une deuxième section de données qui sont couplées, respectivement, aux premier et deuxième chemins d'entrée. Ces chemins d'entrée sont couplés, par l'intermédiaire des circuits à points de connexion, à chaque intersection, aux premier et deuxième chemins de sortie. Ce procédé consiste à charger les paquets de données dans des sections de données d'un tampon d'entrée, à transférer chaque paquet de données par un chemin d'entrée attribué à chaque section de données, à transmettre chaque paquet de données sur son chemin d'entrée, et à commuter les données provenant du chemin d'entrée vers le chemin de sortie en fonction d'un différentiel de tension. Un circuit à points de connexion dans le système de commutation comprend une première et une deuxième ligne à excursion de tension réduite, un premier et un deuxième circuit à transistors pour chaque chemin d'entrée de données et un amplificateur de lecture pour un accès de données. La première ligne à excursion de tension réduite est couplée au premier circuit à transistors, la deuxième ligne à excursion de tension réduite est couplée au deuxième circuit à transistors et les deux lignes à excursion de tension réduites sont connectées à l'amplificateur de lecture. Le procédé comprend les étapes consistant à charger une première et une deuxième ligne à excursion de tension réduite jusqu'à une tension prédéterminée, à décharger la tension provenant de la première ligne à excursion de tension réduite, à maintenir la tension dans la deuxième ligne de tension, à recevoir un signal d'horloge au niveau de l'amplificateur de lecture et à générer un signal de sortie en fonction d'un différentiel de tension entre les lignes de tension.
Latest bibliographic data on file with the International Bureau