WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1997022184) BI-DIRECTIONAL SIGNAL TRANSMISSION SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1997/022184    International Application No.:    PCT/IB1996/001379
Publication Date: 19.06.1997 International Filing Date: 06.12.1996
IPC:
H04L 5/16 (2006.01), H04L 7/00 (2006.01), H04L 25/24 (2006.01)
Applicants: PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL).
PHILIPS NORDEN AB [SE/SE]; Kottbygatan 7, Kista, S-164 85 Stockholm (SE) (SE only)
Inventors: TRACY, Philips, Anthony; (NL)
Agent: GROENENDAAL, Antonius, W., M.; Internationaal Octrooibureau B.V., P.O. Box 220, NL-5600 AE Eindhoven (NL)
Priority Data:
PN 7047 11.12.1995 AU
Title (EN) BI-DIRECTIONAL SIGNAL TRANSMISSION SYSTEM
(FR) SYSTEME BIDIRECTIONNEL DE TRANSMISSION DE SIGNAL
Abstract: front page image
(EN)An interface device (3) is used to couple a first (101) and second (201) bi-directional signal path, such as I2C. The first bi-directional signal path (101) floats at a logic high level. Stations (110) coupled to the first signal path (101) are capable of generating a logic low level on the first signal path (101). To avoid that the system gets latched in a low state, a medium logic level is used on the first signal path (101). The interface device (3) generates the medium logic level on the first bi-directional signal path (101) in response to a low logic level on the second signal path (201). The interface device (3) generates on the second signal path (201) a low logic level in response to a low logic level on the first signal path and, otherwise, generates a high logic level. The stations (110) on the first signal path (101) detect the medium logic level and the low logic level as LOW and the high logic level as HIGH.
(FR)On utilise un dispositif d'interface (3) afin de coupler un premier chemin (101) et un second chemin (201) bidirectionnels de signal tels que (I2C). Le premier chemin (101) bidirectionnel du signal flotte à un haut niveau logique. Des stations (110) couplées au premier chemin (101) du signal sont capables de générer un bas niveau logique sur le premier chemin (101) du signal. Afin d'éviter que le système ne soit bloqué à un niveau bas, un niveau logique moyen est utilisé dans le premier chemin (101) du signal. Le dispositif d'interface (3) génère le niveau logique moyen dans le premier chemin (101) bidirectionnel du signal en réponse à un niveau logique bas dans le second chemin (201) du signal. Le dispositif d'interface (3) génère dans le second chemin (201) du signal un niveau logique bas en réponse à un niveau logique bas dans le premier chemin du signal, et, autrement, il génère un niveau logique haut. Les stations (110) se trouvant dans le premier chemin (101) du signal détectent le niveau logique moyen ainsi que le niveau logique BAS et le niveau logique HAUT.
Designated States: JP, KR.
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)