WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1997020393) A METHOD OF GENERATING AN OUTPUT SIGNAL IN RESPONSE TO AN EXTERNAL SIGNAL AND A FIRST REFERENCE SIGNAL, AS WELL AS A DIGITAL PHASE-LOCKED CIRCUIT HAVING A VOLTAGE-CONTROLLED OSCILLATOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1997/020393    International Application No.:    PCT/DK1996/000481
Publication Date: 05.06.1997 International Filing Date: 22.11.1996
Chapter 2 Demand Filed:    23.06.1997    
IPC:
H03L 7/14 (2006.01), H03L 7/181 (2006.01), H04L 7/00 (2006.01), H04L 7/033 (2006.01)
Applicants: DSC COMMUNICATIONS A/S [DK/DK]; Lautrupbjerg 7-11, DK-2750 Ballerup (DK) (For All Designated States Except US).
NIELSEN, Anders, Bøje [DK/DK]; (DK) (For US Only)
Inventors: NIELSEN, Anders, Bøje; (DK)
Agent: HOFMAN-BANG & BOUTARD, LEHMANN & REE A/S; Hans Bekkevolds Allé 7, DK-2900 Hellerup (DK)
Priority Data:
1329/95 24.11.1995 DK
Title (EN) A METHOD OF GENERATING AN OUTPUT SIGNAL IN RESPONSE TO AN EXTERNAL SIGNAL AND A FIRST REFERENCE SIGNAL, AS WELL AS A DIGITAL PHASE-LOCKED CIRCUIT HAVING A VOLTAGE-CONTROLLED OSCILLATOR
(FR) PROCEDE DE GENERATION D'UN SIGNAL DE SORTIE EN REPONSE A UN SIGNAL EXTERNE ET A UN PREMIER SIGNAL DE REFERENCE AINSI QUE CIRCUIT NUMERIQUE A VERROUILLAGE DE PHASE DOTE D'UN OSCILLATEUR COMMANDE EN TENSION
Abstract: front page image
(EN)A digital phase-locked circuit (10) has a voltage controlled oscillator (17) whose output is counted in a counter (13), said counter (13) being latched on the basis of the frequency of an external input signal. If the external frequency drops out, an internally generated frequency latches the counter circuit (13), and an adjustment signal from a compensation circuit adjusts the phase detector. The compensation circuit (12) consists of an 11-bit counter (26) which counts the output signal from the voltage controlled oscillator (17). The contents of the counter (26) are renewed in periods determined by the internal signal. If the external signal drops out, the counter (26) instantaneously locks to the value last locked, and a third counter (22) provides a signal which can be supplied as an input signal to the counter (13), said third counter (22) being adapted so as to apply a signal to a circuit (25) when the counted value in the third counter (22) corresponds to a quantity calculated from the counter (26).
(FR)Un circuit numérique (10) à verrouillage de phase comporte un oscillateur commandé en tension (17) dont le signal de sortie est mesuré dans un compteur (13) qui est verrouillé en fonction de la fréquence d'un signal d'entrée externe. Si la fréquence externe perd de son niveau, une fréquence générée au niveau interne verrouille le circuit de comptage (13) et un signal d'ajustement provenant d'un circuit de compensation (12) ajuste le détecteur de phase. Le circuit de compensation (12) consiste en un compteur à 11 bits (26) qui mesure le signal de sortie provenant d'un oscillateur commandé en tension (17). Le contenu du compteur (26) est renouvelé par périodes déterminées par le signal interne. Si le signal externe perd de son niveau, le compteur (26) est verrouillé instantanément sur la dernière valeur verrouillée et un troisième compteur (22) produit un signal qui peut être envoyé sous forme de signal d'entrée au compteur (13), ledit troisième compteur (22) étant conçu pour appliquer un signal à un circuit lorsque la valeur mesurée dans le troisième compteur (22) correspond à une valeur calculée par le compteur (26).
Designated States: AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GE, HU, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, TJ, TM, TR, TT, UA, UG, US, UZ, VN.
African Regional Intellectual Property Organization (KE, LS, MW, SD, SZ, UG)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)