WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1997020389) LOW VOLTAGE LOGIC CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1997/020389    International Application No.:    PCT/IB1996/001123
Publication Date: 05.06.1997 International Filing Date: 21.10.1996
IPC:
H03K 19/013 (2006.01), H03K 19/0944 (2006.01)
Applicants: PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL).
PHILIPS NORDEN AB [SE/SE]; Kottbygatan 7, Kista, S-164 85 Stockholm (SE) (SE only)
Inventors: MARTIN, Brian, C.; (US)
Agent: HESSELMANN, Gerardus, J., M.; Internationaal Octrooibureau B.V., P.O. Box 220, NL-5600 AE Eindhoven (NL)
Priority Data:
08/565,695 30.11.1995 US
Title (EN) LOW VOLTAGE LOGIC CIRCUIT
(FR) CIRCUIT LOGIQUE BASSE TENSION
Abstract: front page image
(EN)A BiCMOS logic circuit having greater drive and speed at low voltage is provided. The logic circuit includes a switching device (N1) which allows the pull-down device (Q2) of the logic circuit to be driven directly by an input signal without first having to switch a MOS device. The switching device (N1) conducts current between the input terminal (412) of the logic device and the pull-down device (Q2) when the output signal equals a certain value.
(FR)La présente invention concerne un circuit logique de type BiCMOS ayant, à basse tension, une plus grande puissance d'attaque et une plus grande vitesse. Ce circuit logique comporte un dispositif de commutation (N1) permettant au signal d'entrée d'attaquer directement le dispositif d'excursion basse (Q2) du circuit logique sans avoir à commuter préalablement un circuit MOS. Lorsque le signal de sortie est égal à une certaine valeur, ce dispositif de commutation (N1) est électroconducteur entre la borne d'entrée (412) du circuit logique et le dispositif d'excursion basse (Q2).
Designated States: JP, KR.
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)