Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO1997019405) PERIPHERAL DEVICE MEMORY RECAPTURE
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/1997/019405 International Application No.: PCT/US1996/018774
Publication Date: 29.05.1997 International Filing Date: 20.11.1996
IPC:
G06F 12/02 (2006.01) ,G06F 12/06 (2006.01) ,G09G 5/39 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
12
Accessing, addressing or allocating within memory systems or architectures
02
Addressing or allocation; Relocation
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
12
Accessing, addressing or allocating within memory systems or architectures
02
Addressing or allocation; Relocation
06
Addressing a physical block of locations, e.g. base addressing, module addressing, address space extension, memory dedication
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
5
Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
36
characterised by the display of individual graphic patterns using a bit-mapped memory
39
Control of the bit-mapped memory
Applicants:
S MOS SYSTEMS, INC. [US/US]; 150 River Oaks Parkway San Jose, CA 95134-1915, US
Inventors:
CHEE, Lawrence; CA
Agent:
JANOFSKY, Eric, B. ; S MOS Systems, Inc. 150 River Oaks Parkway San Jose, CA 95134-1915, US
Priority Data:
08/597,66106.02.1996US
60/007,40121.11.1995US
Title (EN) PERIPHERAL DEVICE MEMORY RECAPTURE
(FR) RESAISIE DE LA MEMOIRE D'UNITES PERIPHERIQUES
Abstract:
(EN) A system and method recaptures peripheral device dedicated memory for use by other system components such as the CPU. The system comprises a CPU, a preferred primary PCI bridge and at least one peripheral system. The peripheral system comprises a peripheral device, a peripheral memory typically dedicated to the peripheral device, and a peripheral controller for managing peripheral device commands and peripheral memory access requests. The system may further comprise a system memory unit having a system memory and a system memory controller. The preferred primary PCI bridge couples the CPU to the peripheral system(s), determines dedicated and shared memory portions for the peripheral memory, creates a composite memory map, and delivers memory aperture information to each of the peripherals. During runtime, the preferred primary PCI bridge manages dedicated and shared peripheral memory access. Using the memory aperture information, each peripheral controller manages access to its respective peripheral memory.
(FR) Système et procédé de resaisie de la mémoire spécialisée d'unités périphériques destinée à être utilisée par d'autres constitutants système tels que l'unité centrale. Le système comprend une unité centrale, un pont PCI primaire préféré et au moins un système périphérique. Le système périphérique comprend une unité périphérique, une mémoire périphérique typiquement exclusive à l'unité périphérique, et un contrôleur périphérique destiné à gérer les instructions des unités périphériques ainsi que les demandes d'accès en mémoire des unités périphériques. Le système peut également comprendre une unité mémoire système présentant une mémoire système et un contrôleur de mémoire système. Le pont PCI primaire préféré couple l'unité centrale au système périphérique, il détermine les parties de mémoire spécialisées et partagées pour la mémoire périphérique, il crée une carte mémoire composite et transmet des informations d'ouverture de mémoire à chacune des unités périphériques. Pendant la durée de l'exécution, le pont PCI primaire préféré gère l'accès en mémoire périphérique spécialisée et partagée. A l'aide des informations d'ouverture de mémoire, chaque contrôleur périphérique gère l'accès à sa mémoire périphérique respective.
Designated States: JP, KR
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Publication Language: English (EN)
Filing Language: English (EN)