WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1996008816) RECTIFIER AND INTEGRATOR CIRCUIT FOR DISK DRIVE SERVO SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1996/008816    International Application No.:    PCT/US1995/011535
Publication Date: 21.03.1996 International Filing Date: 12.09.1995
IPC:
G11B 5/596 (2006.01)
Applicants: ANALOG DEVICES, INC. [US/US]; One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106 (US)
Inventors: STEYAERT, Michel; (BE).
DEHAENE, Wim; (BE).
CRANINCKX, Jan; (BE).
WALSH, Mairtin; (IE).
REAL, Peter; (IS)
Agent: HENRY, Steven, J.; Wolf, Greenfield & Sacks, P.C., 600 Atlantic Avenue, Boston, MA 02210 (US)
Priority Data:
08/305,212 13.09.1994 US
Title (EN) RECTIFIER AND INTEGRATOR CIRCUIT FOR DISK DRIVE SERVO SYSTEM
(FR) CIRCUIT REDRESSEUR ET INTEGRATEUR POUR SYSTEME D'ASSERVISSEMENT D'UNITE DE DISQUES
Abstract: front page image
(EN)A servo system for controlling the position of a read/write head in a disk drive is provided. The servo system includes two input terminals for sequentially receiving a plurality of input signal AC voltage bursts of a burst pattern, wherein the input signal bursts include positional information of the head. Demodulation circuitry, coupled to the input terminals, sequentially demodulates each input signal burst and provides a demodulated signal for each burst. The demodulation circuitry includes translation circuitry, coupled to the input, for sequentially translating each input voltage burst to a translated current. A rectifier circuit, coupled to the translation circuitry, including an absolute value circuit and a current mirror circuit, sequentially rectifies each translated current and produces a driving signal. An integrator, coupled to the rectifier circuit, sequentially integrates each driving signal. The integrator includes an integration capacitor which is sequentially charged by each driving signal. In the preferred embodiment, the current mirror circuit includes an operational amplifier and a gain circuit. Also in the prefered embodiment, the voltage to current translation circuit includes a folded cascode circuit arrangement of a plurality of CMOS transistors.
(FR)Système d'asservissement servant à commander la position d'une tête de lecture/écriture dans une unité de disques, comprenant deux bornes d'entrée recevant séquentiellement un ensemble de signaux de tension d'entrée à courant alternatif en rafales, ces signaux en rafales contenant des informations sur la position de la tête. Des éléments de circuit de démodulation, couplés aux bornes d'entrée, démodulent séquentiellement chaque signal d'entrée en rafales et produisent un signal démodulé pour chaque rafale. Ce circuit de démodulation comprend un circuit de traduction, couplé à l'entrée, qui traduit séquentiellement chaque signal d'entrée en rafales en un courant. Un circuit redresseur, couplé au circuit de traduction et comprenant un circuit de valeur absolue et un circuit de courant symétrique, redresse séquentiellement chaque courant traduit et produire un signal de commande. Un intégrateur, couplé au circuit redresseur, intègre séquentiellement chaque signal de commande. Cet intégrateur comprend un condensateur d'intégration qui est chargé séquentiellement par chaque signal de commande. Dans la forme d'exécution préférée, le circuit de courant symétrique comprend un amplificateur opérationnel et un circuit de gain. Dans cette même forme d'exécution, le circuit de traduction tension-courant comprend un ensemble de transistors CMOS agencés de manière à former un circuit cascode replié.
Designated States: AM, AT, AU, BB, BG, BR, BY, CA, CH, CN, CZ, DE, DK, EE, ES, FI, GB, GE, HU, IS, JP, KE, KG, KP, KR, KZ, LK, LR, LT, LU, LV, MD, MG, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, TJ, TM, TT, UA, UG, UZ, VN.
African Regional Intellectual Property Organization (KE, MW, SD, SZ, UG)
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)