WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1996002917) TESTING OF MEMORY CONTENT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1996/002917    International Application No.:    PCT/GB1995/001642
Publication Date: 01.02.1996 International Filing Date: 12.07.1995
Chapter 2 Demand Filed:    09.02.1996    
IPC:
G11C 29/52 (2006.01)
Applicants: NATIONAL WESTMINSTER BANK PLC [GB/GB]; 41 Lothbury, London EC2P 2BP (GB) (For All Designated States Except US).
KEYES, Edward, Patrick [CA/CA]; (CA) (For US Only)
Inventors: KEYES, Edward, Patrick; (CA)
Agent: BOYDELL, John, Christopher; Stevens, Hewlett & Perkins, 1 Serjeant's Inn, Fleet Street, London EC4Y 1LL (GB)
Priority Data:
9414266.8 14.07.1994 GB
Title (EN) TESTING OF MEMORY CONTENT
(FR) ESSAI DU CONTENU D'UNE MEMOIRE
Abstract: front page image
(EN)A method of testing a memory associated with a microprocessor, particularly for use in smart cards. The method involves comparing the output from the memory (2) passed along a read path (10) with predetermined data signals generated externally and passed via a port (7) along a read path (9). Comparison is carried out in a comparison device (3) which may, for example, be the microprocessor, suitably programmed. The output from the comparison device (3) is a simple pass/fail verification signal applied to a port (5). The stored data held in memory (2) may be permanently held data such as in a ROM, or (where the memory is alterable) may be specially written to the memory for the purpose of the test.
(FR)Procédé permettant de tester une mémoire associée à un microprocesseur, utile notamment pour des cartes à mémoire, et consistant à comparer le signal de sortie de la mémoire (2) acheminé le long d'un chemin de lecture (10) avec des signaux de données prédéterminés produits de façon externe et acheminés via un port d'accès (7) le long d'un chemin de lecture (9). Cette comparaison s'effectue dans un dispositif (3) de comparaison qui peut être, par exemple, le microprocesseur programmé de façon appropriée. Le signal de sortie du dispositif de comparaison (3) est un simple signal de vérification accord/refus appliqué à un port d'accès (5). Les données mémorisées maintenues dans la mémoire (2) peuvent être des données maintenues de façon permanente comme dans une mémoire morte (ROM) ou (si la mémoire est altérable) écrites spécialement dans la mémoire aux fins de l'essai.
Designated States: AM, AT, AU, BB, BG, BR, BY, CA, CH, CN, CZ, DE, DK, EE, ES, FI, GB, GE, HU, IS, JP, KE, KG, KP, KR, KZ, LK, LR, LT, LU, LV, MD, MG, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, TJ, TM, TT, UA, UG, US, UZ, VN.
African Regional Intellectual Property Organization (KE, MW, SD, SZ, UG)
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)