WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1994028583) PIXEL ARRAY HAVING IMAGE FORMING PIXEL ELEMENTS INTEGRAL WITH PERIPHERAL CIRCUIT ELEMENTS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1994/028583    International Application No.:    PCT/US1994/005801
Publication Date: 08.12.1994 International Filing Date: 27.05.1994
Chapter 2 Demand Filed:    07.12.1994    
IPC:
H01L 27/146 (2006.01), H04N 5/374 (2011.01)
Applicants: DAVID SARNOFF RESEARCH CENTER, INC. [US/US]; 201 Washington Road CN5300, Princeton, NJ 08543-5300 (US)
Inventors: SAUER, Donald, J.; (US)
Agent: BURKE, William, J.; David Sarnoff Research Center, Inc., 201 Washington Road, CN5300, Princeton, NJ 08543-5300 (US)
Priority Data:
08/068,340 28.05.1993 US
Title (EN) PIXEL ARRAY HAVING IMAGE FORMING PIXEL ELEMENTS INTEGRAL WITH PERIPHERAL CIRCUIT ELEMENTS
(FR) MATRICE DE PIXELS A ELEMENTS DE FORMATION D'IMAGE SOLIDAIRES D'ELEMENTS DE CIRCUITS PERIPHERIQUES
Abstract: front page image
(EN)In a pixel array having an array of pixel elements, a plurality of row selected lines, a plurality of column select lines, and a plurality of signal lines, a pixel element is disclosed for minimizing dead space in an overall imager matrix which includes many pixel arrays. The pixel element includes a phototransducer device for detecting light, transmitting light or emitting light and a pair of series switching transistors coupled between the phototransducer device and a predetermined signal line. In addition, the pixel element includes at least one configurable transistor which is independent of the pair of switching transistors. This configurable transistor is interconnected with other configurable transistors from other pixel elements throughout the array in order to implement desirable functions, for example scanning circuitry, and amplification circuitry such that the dead space of each pixel array and, consequently, the overall imager array is minimized. Dead space around the periphery of the array is minimized allowing multiple arrays to abutted on all four sides to form a relatively large composite imaging array.
(FR)Dans une matrice de pixels comprenant une matrice d'éléments d'image, une pluralité de lignes de sélection de rangée, une pluralité de lignes de sélection de colonne et une pluralité de lignes de signaux, un élément d'image permet de minimiser l'espace mort dans une matrice globale de formation d'images comprenant de nombreuses matrices de pixels. L'élément d'image comprend un dispositif phototransducteur qui détecte, transmet ou émet la lumière et une paire de transistors de commutation en série couplés entre le dispositif phototransducteur et une ligne prédéterminée de signaux. En outre, l'élément d'image comprend au moins un transistor configurable indépendant de la paire de transistors de commutation. Ce transistor configurable est connecté à d'autres transistors configurables associés à d'autres éléments d'image de la matrice afin de mettre en ÷uvre des fonctions voulues, tels que des circuits de balayage et des circuits d'amplification. L'espace mort dans chaque matrice de pixels et donc dans la matrice globale de formation d'images est ainsi minimisé, ce qui permet de placer bout à bout des matrices sur leurs quatre côtés afin de former une matrice composite de formation d'images de dimensions relativement importantes.
Designated States: CA, JP, KR.
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)