WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1993021686) CIRCUIT ARRANGEMENT FOR MITIGATING POWER SWITCH CAPACITANCE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1993/021686    International Application No.:    PCT/US1993/003736
Publication Date: 28.10.1993 International Filing Date: 20.04.1993
Chapter 2 Demand Filed:    19.11.1993    
IPC:
H02P 25/08 (2006.01), H03K 17/16 (2006.01)
Applicants: HONEYWELL INC. [US/US]; Honeywell Plaza, Minneapolis, MN 55408 (US)
Inventors: HARRIS, William, A.; (US).
PEARMAN, A., Noel, J.; (US)
Agent: ATLASS, Michael, B.; Honeywell Inc., Honeywell Plaza - MN12-8251, Minneapolis, MN 55408 (US).
SHUDY, John, G., Jr.; Honeywell Inc., Honeywell Plaza - MN12 - 8251, Minneapolis, MN 55408 (US)
Priority Data:
07/870,852 20.04.1992 US
Title (EN) CIRCUIT ARRANGEMENT FOR MITIGATING POWER SWITCH CAPACITANCE
(FR) AGENCEMENT DE CIRCUIT UTILISE POUR REDUIRE LA CAPACITANCE D'UN INTERRUPTEUR PRINCIPAL
Abstract: front page image
(EN)A circuit arrangement is provided to mitigate the parasitic capacitance that typically is associated with solid state switches which are designed to carry high current magnitudes. By disposing a capacitive component in series with a power switch which, in turn, is connected in series with an inductive component, the overall capacitance of the switch and capacitive component are significantly reduced. In a preferred embodiment of the present invention, the capacitive component is a diode with a voltage potential provided at the cathode of the diode so that the parasitic capacitance of the diode can be varied to tune the total circuit for the purpose of achieving a specific resonant frequency. In applications where high frequency signals are injected into the circuit for purposes of measuring a parameter, such as rotor position, the present invention is beneficial because of the ability to tune the frequency resulting from the residence of the series LC circuit which comprises a conductive component, such as a motor stator winding, and a capacitive component, such as a power switch which possesses an inherent parasitic capacitance. Another benefit of the present ivention is the fact that it makes possible the use of smaller components in a snubber network associated with the inductive component because of the increase in resonant frequency achieved by the decrease in capacitance of the series LC circuit.
(FR)Un agencement de circuit est utilisé pour réduire la capacitance parasite généralement associée à des interrupteurs à semi-conducteurs conçus pour porter des intensités de courant élevées. En plaçant un élément capacitif en série avec un interrupteur de réseau qui est, à son tour, connecté en série avec un élément inductif, l'on réduit significativement la capacitance globale de l'interrupteur et de l'élément capacitif. Selon un mode de réalisation préféré de la présente invention, l'élément capacitif est une diode présentant un potentiel de tension au niveau de la cathode, de sorte que la capacitance de la diode peut être modifiée afin de syntoniser tout le circuit et d'obtenir une fréquence de résonance spécifique. La présente invention est avantageuse, lorsqu'il s'agit d'applications dans lesquelles des signaux haute fréquence sont injectés dans le circuit afin de mesurer un paramètre tel qu'une position de rotor, dans la mesure où elle permet de syntoniser la fréquence résultant de la présence du circuit LC disposé en série, qui comprend un élément conducteur, tel qu'un enroulement statorique de moteur, et un élément capacitif, tel qu'un interrupteur de réseau présentant une capacitance parasite inhérente. Un autre avantage de la présente invention réside dans le fait qu'elle permet l'utilisation de plus petits éléments dans un réseau d'amortissement associé à l'élément inductif en raison du fait qu'une augmentation de la fréquence de résonance est rendue possible grâce à réduction de la capacitance du circuit LC disposé en série.
Designated States: AU, BB, BG, BR, CA, CZ, FI, HU, JP, KP, KR, KZ, LK, MG, MN, MW, NO, NZ, PL, RO, RU, SD, SK, UA, VN.
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)