WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1993021573) VOLTAGE REDUCTION CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1993/021573    International Application No.:    PCT/GB1993/000834
Publication Date: 28.10.1993 International Filing Date: 21.04.1993
Chapter 2 Demand Filed:    18.11.1993    
IPC:
G05F 3/18 (2006.01), H02H 1/06 (2006.01)
Applicants: M.K. ELECTRIC LIMITED [GB/GB]; Shrubbery Road, Edmonton, London N9 0PB (GB) (For All Designated States Except US).
SIKKA, Joginder [GB/GB]; (GB) (For US Only)
Inventors: SIKKA, Joginder; (GB)
Agent: ADAMS, W., Gordon; Raworth, Moss & Cook, Raworth House, 36 Sydenham Road, Croydon, Surrey CRO 2EF (GB)
Priority Data:
9208571.1 21.04.1992 GB
Title (EN) VOLTAGE REDUCTION CIRCUIT
(FR) CIRCUIT DE REDUCTION DE TENSION
Abstract: front page image
(EN)A circuit for reducing a voltage received at an input (3) of the circuit to provide a lower output voltage at an output (5) of the circuit comprises a voltage stabilizer (Zener diode ZD1 and the base-emitter junction of a transistor T2) connected between a point at a reference potential (ground or earth point) and the output (5) for stabilizing the output voltage at a predetermined level V¿ZD1?+Vbe¿TR2?, resistors (R1, R2) between the input and the output, and switch means (T1, T3, R3 to R6) responsive to the output voltage and arranged to coact with the resistors to provide a reduced resistance R1 between the input and output when the output voltage falls below the predetermined level, e.g. as a result of the input voltage falling or the output current rising. When the output voltage is above the predetermined level, T2 is turned on, and T3 and T1 are turned off; if the output voltage falls below the predetermined level, T2 turns off and T3 and T1 turn on, thereby effectively shorting out the resistor R2. As shown, the circuit forms part of an a.c. energised power supply suitable for use with a circuit which needs to remain operational even when the principal supply voltage varies between wide limits, for example a residual current device operable even when the mains voltage is as low as 50 volts a.c.
(FR)Circuit de réduction de la tension reçue au niveau d'une entrée (3) du circuit, afin d'obtenir une tension de sortie réduite au niveau d'une sortie (5) dudit circuit. Il comporte un stabilisateur de tension (diode Zener ZD1 et la jonction émetteur-base d'un transistor T2) raccordé entre un point à un potentiel de référence (point de mise à la masse ou à la terre) et ladite sortie (5), afin de stabiliser la tension de sortie à une valeur prédéterminée V¿ZD1? + Vbe¿TR2?, des résistances (R1, R2) montées entre l'entrée et la sortie, et des commutateurs (T1, T3, R3-R6) sensibles à la tension de sortie et agencés pour coopérer avec les résistances de manière à fournir une résistance réduite R1 entre l'entrée et la sortie lorsque la tension de sortie descend au-dessous de la valeur prédéterminée, par exemple à cause d'une baisse de la tension d'entrée ou d'une augmentation du courant de sortie. Lorsque la tension de sortie est supérieure à la valeur prédéterminée, T2 devient passant, et T3 et T1 deviennent non passants. Si la tension de sortie descend en-dessous de la valeur prédéterminée, T2 devient non passant et T3 et T1 deviennent passants, ce qui court-circuite la résistance R2. De la manière représentée, le circuit fait partie d'une alimentation en tension alternative utilisable en association avec un circuit devant rester en état de marche même lorsque la tension d'alimentation principale varie dans un large domaine, par exemple un dispositif à courant résiduel pouvant fonctionner même lorsque la tension du secteur descend jusqu'à 50 volts de c.a.
Designated States: AU, CA, JP, US.
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)