WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1993020623) INTEGRATED RESONANT CIRCUIT WITH TEMPERATURE COMPENSATED QUALITY FACTOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1993/020623    International Application No.:    PCT/US1993/001875
Publication Date: 14.10.1993 International Filing Date: 04.03.1993
Chapter 2 Demand Filed:    24.06.1993    
IPC:
H03H 11/08 (2006.01)
Applicants: MOTOROLA, INC. [US/US]; 1303 East Algonquin Road, Schaumburg, IL 60196 (US)
Inventors: MITTEL, James, Gregory; (US).
PARKES, John, Joseph, Jr.; (US)
Agent: KOCH, William, E.; Motorola, Inc., Intellectual Property Dept./MJD, 1500 N.W. 22nd Avenue, Boynton Beach, FL 33426-8292 (US)
Priority Data:
07/863,892 06.04.1992 US
Title (EN) INTEGRATED RESONANT CIRCUIT WITH TEMPERATURE COMPENSATED QUALITY FACTOR
(FR) CIRCUIT INTEGRE RESONANT A FACTEUR DE QUALITE COMPENSE PAR LA TEMPERATURE
Abstract: front page image
(EN)A filter (13) for providing temperature compensation for the quality factor thereof comprises transconductance amplifiers (23 and 24) in a gyrator configuration coupled between an input node (21) and an output node (22). A parallel capacitor (25) is coupled between the input node (21) and a supply voltage, and a parallel resistor (26) is coupled between the input node (21) and the supply voltage. A series capacitor (27) is coupled to the output node (22), and a series resistor (28) is coupled between the second capacitor (27) and the supply voltage.
(FR)Filtre (13) permettant la compensation par la température du facteur de qualité, qui comporte des amplificateurs à transconductance (23 et 24) dans une configuration giratoire, connectés entre un n÷ud d'entrée (21) et un n÷ud de sortie (22). Un condensateur monté en parallèle (25) est connecté entre le n÷ud d'entrée et une tension d'alimentation et une résistance montée en parallèle (26) est connectée entre le n÷ud d'entrée (21) et la tension d'alimentation. Un condensateur monté en série (27) est connecté au n÷ud de sortie (22) et une résistance montée en série (28) est connectée entre le deuxième condensateur et la tension d'alimentation.
Designated States: CA, JP, KR.
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)