WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1992000570) GRAPHICS RENDERING SYSTEMS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1992/000570    International Application No.:    PCT/GB1990/000987
Publication Date: 09.01.1992 International Filing Date: 26.06.1990
Chapter 2 Demand Filed:    23.01.1992    
IPC:
G09G 5/02 (2006.01), G06T 11/20 (2006.01), G06T 15/40 (2011.01), G09G 5/36 (2006.01)
Applicants: DU PONT PIXEL SYSTEMS LIMITED [GB/GB]; Wedgewood Way, Stevenage, Hertfordshire SG1 4QN (GB) (For All Designated States Except US).
TREVETT, Neil, Francis [GB/GB]; (GB) (For US Only)
Inventors: TREVETT, Neil, Francis; (GB)
Agent: TARGETT, Kenneth, Stanley; D. Young & Co., 10 Staple Inn, London WC1V 7RD (GB)
Priority Data:
Title (EN) GRAPHICS RENDERING SYSTEMS
(FR) SYSTEMES DE RENDU GRAPHIQUE
Abstract: front page image
(EN)In a 2-D graphics rendering system having a plurality of processors (PROC 0 to PROC 3) which receive instructions from a common instruction register (IR) and render polygons in a framestore (FS), in order to permit asynchronous performance of the instructions and yet ensure that overlapping polygons are properly rendered, each instruction includes an ordering code, and before writing a pixel to the framestore (FS) each processor checks that the ordering code of the polygon it is rendering is more significant than an ordering code for that pixel stored in an ordering buffer in which case the pixel is written to the framestore (FS) and the order buffer (OB) is updated, but if not the pixel is not written.
(FR)Système de rendu graphique bidimensionnel possédant une pluralité de processeurs (PROC 0 à PROC 3) recevant des instructions à partir d'un registre d'instructions commun (IR) et restituant des polygones dans une mémoire d'images (FS), afin de permettre une mise en ÷uvre asynchrone des instructions tout en assurant une bonne restitution des polygones qui se chevauchent. Chaque instruction comprend un code de classement prioritaire et, avant d'introduire un pixel dans la mémoire d'images (FS), chaque processeur vérifie que le code de classement du polygone qu'il restitue est plus significatif qu'un code de classement prioritaire pour le pixel stocké dans un tampon de classement prioritaire. Si tel est le cas, ledit processeur introduit le pixel dans la mémoire d'images (FS) et actualise le tampon de classement prioritaire (OB), sinon le pixel n'est pas introduit.
Designated States: CA, JP, US.
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, IT, LU, NL, SE)
African Intellectual Property Organization (BJ).
Publication Language: English (EN)
Filing Language: English (EN)