Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO1991018449) SCALER FOR SYNCHRONOUS DIGITAL CLOCK
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/1991/018449 International Application No.: PCT/CA1991/000132
Publication Date: 28.11.1991 International Filing Date: 24.04.1991
Chapter 2 Demand Filed: 11.11.1991
IPC:
H03K 23/50 (2006.01) ,H03K 23/66 (2006.01) ,H03K 23/68 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
K
PULSE TECHNIQUE
23
Pulse counters comprising counting chains; Frequency dividers comprising counting chains
40
Gating or clocking signals applied to all stages, i.e. synchronous counters
50
using bi-stable regenerative trigger circuits
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
K
PULSE TECHNIQUE
23
Pulse counters comprising counting chains; Frequency dividers comprising counting chains
64
with a base or radix other than a power of two
66
with a variable counting base, e.g. by presetting or by adding or suppressing pulses
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
K
PULSE TECHNIQUE
23
Pulse counters comprising counting chains; Frequency dividers comprising counting chains
64
with a base or radix other than a power of two
68
with a base which is a non-integer
Applicants:
NORTHERN TELECOM LIMITED [CA/CA]; World Trade Center of Montreal 380 St. Antoine Street West 8th Floor Montreal, Quebec H2Y 3Y4, CA
Inventors:
SASAKI, Lawrence, Hiromi; CA
CHAN, Sun-Shiu, David; CA
Agent:
MOWLE, John, E.; Northern Telecom Limited Patent Department P.O. Box 3511, Station "C" Ottawa, Ontario K1Y 4H7, CA
Priority Data:
524,39811.05.1990US
Title (EN) SCALER FOR SYNCHRONOUS DIGITAL CLOCK
(FR) DEMULTIPLICATEUR POUR HORLOGE NUMERIQUE SYNCHRONE
Abstract:
(EN) A scaler comprising a plurality of flip-flops (31-34), varies its frequency division to correct phase by 0.5 clock cycle. Each flip-flop (31-34) is continuously and synchronously responsive to either a rising (31, 33) or a falling (32, 34) edge of the clock pulses (CK). Normally, the scaler's state transits along one of two loops, which generate output pulses having identical repetition rates. When a control signal (X, Y) is applied, the scaler's state transits from one loop to the other, generating at least one output at an alternative repetition rate. The alternative repetition rate is either lower or higher than the identical repetition rate by an integral number of half cycles of the input clock pulses (CK). Where there are two control signals (X, Y) a lower or higher alternative repetition rate can be selected. Since the flip-flops (31-34) are responsive to either edge of the clock pulses (CK) without clock gating interruptions, there is no jitter and the scaler's robustness is improved. Also the clock frequency can be effectively halved.
(FR) Un démultiplicateur comprenant une multiplicité de bascules (31-34) varie sa division de fréquence pour corriger la phase à un rythme correspondant à 0,5 cycle d'horloge. Chaque bascule (31-34) répond en continu et de manière synchrone soit à un flanc ascendant (31, 33), soit à un flanc descendant (32, 34) des impulsions d'horloge (CK). En général, l'état du démultiplicateur voyage le long d'une des deux boucles, ce qui produit des impulsions de sortie possédant des fréquences de répétition identiques. Lorsqu'un signal de commande (X, Y) est appliqué, l'état du démultiplicateur voyage d'une boucle à l'autre, produisant au moins une sortie à une fréquence de répétition alternative. La fréquence de répétition alternative est soit inférieure, soit supérieure à la fréquence de répétition identique par un nombre entier de demi-cycles des impulsions d'horloge d'entrée (CK). Là où il y a deux signaux de commande (X, Y), une fréquence de répétition alternative supérieure ou inférieure peut être choisie. Puisque les bascules (31-34) répondent à n'importe lequel des flancs des impulsions d'horloge (CK) sans interruptions de déclenchement d'horloge, il n'y a pas d'instabilité et la robustesse du démultiplicateur est améliorée. La fréquence d'horloge peut aussi être efficacement diminuée de moitié.
Designated States: CA, JP
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, GR, IT, LU, NL, SE)
Publication Language: English (EN)
Filing Language: English (EN)
Also published as:
EP0527780JPH05506757CA2076960