Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO1991018342) PROGRAMMABLE SIGNAL PROCESSOR ARCHITECTURE
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/1991/018342 International Application No.: PCT/US1991/003386
Publication Date: 28.11.1991 International Filing Date: 15.05.1991
Chapter 2 Demand Filed: 18.11.1991
IPC:
G06F 9/38 (2006.01) ,G06F 15/173 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
9
Arrangements for programme control, e.g. control unit
06
using stored programme, i.e. using internal store of processing equipment to receive and retain programme
30
Arrangements for executing machine- instructions, e.g. instruction decode
38
Concurrent instruction execution, e.g. pipeline, look ahead
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
15
Digital computers in general; Data processing equipment in general
16
Combinations of two or more digital computers each having at least an arithmetic unit, a programme unit and a register, e.g. for a simultaneous processing of several programmes
163
Interprocessor communication
173
using an interconnection network, e.g. matrix, shuffle, pyramid, star or snowflake
Applicants:
STAR SEMICONDUCTOR CORPORATION [US/US]; 25 Independence Blvd. Warren, NJ 07059, US
Inventors:
ROBINSON, Jeffrey, I.; US
ROUSE, Keith; US
MUSICUS, Bruce, R.; US
Agent:
GORDON, David, P.; 65 Woods End Road Stamford, CT 06905, US
Priority Data:
525,97718.05.1990US
Title (EN) PROGRAMMABLE SIGNAL PROCESSOR ARCHITECTURE
(FR) ARCHITECTURE DE PROCESSEUR DE SIGNAUX PROGRAMMABLE
Abstract:
(EN) A programmable integrated signal processor (''SPROC'') is provided having a multiported central memory unit (RAM 100), a program memory (150), one or more digital processors (400) coupled to the RAM and to the program memory, a data flow manager (600) which controls external data flowing into the SPROC and processed data flowing out of the SPROC by acting as an interface of such data with the multiported RAM, input and output ports (700) coupled to the DFM and acting as serial interfaces for the SPROC, and a host port (800) permitting the programming of the SPROC and acting as a parallel interface to the SPROC. SPROCs may be coupled via their input and output ports to provide a system. The SPROC architecture in conjunction with a compiler and user interface system permits a user to ''sketch and realize'' complex circuits in the SPROC. An access port (900) permits reading and writing to data and program RAM memory locations. A probe (1000) permits monitoring of a memory location and provides an analog signal indicative thereof.
(FR) Un processeur de signaux intégré programmable (''SPROC'') est doté d'une unité de mémoire centrale à points d'accès multiples (RAM 100), d'une mémoire de programme (150), d'un ou de plusieurs processeurs numériques (400) couplés à la RAM ainsi qu'à la mémoire de programme, d'un gestionnaire de flux de données (600), lequel régule le flux de données externe entrant dans le SPROC et le flux de données traité sortant du SPROC en servant d'interface desdites données avec la mémoire vive à points d'accès multiples, de points d'accès et d'entrée et de sortie (700) couplés au gestionnaire de flux de données et servant d'interfaces sérielles du SPROC, et d'un point d'accès d'hôte (800) permettant la programmation du SPROC et servant d'interface parallèle avec ce dernier. On peut coupler des SPROC par l'intermédiaire de leur point d'accès d'entrée et de sortie afin de constituer un système. L'architecture du SPROC, conjointement avec un système de compilateur et d'interface d'utilisateur permet à un utilisateur de ''tracer et de réaliser'' des circuits complexes dans le SPROC. Un point d'accès (900) permet de procéder à une lecture et à une écriture au niveau d'emplacements de la mémoire vive de données et de programme. Une sonde (1000) permet le contrôle d'un emplacement en mémoire et produit un signal analogique indicatif de ce dernier.
Designated States: AU, CA, JP, KR
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, GR, IT, LU, NL, SE)
Publication Language: English (EN)
Filing Language: English (EN)
Also published as:
IL98161IL119396EP0530310JPH05509425CA2084420KR1019937000906
AU1991079803