Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO1991007754) READ-WHILE-WRITE-MEMORY
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/1991/007754 International Application No.: PCT/US1990/002939
Publication Date: 30.05.1991 International Filing Date: 24.05.1990
IPC:
G11C 8/16 (2006.01)
G PHYSICS
11
INFORMATION STORAGE
C
STATIC STORES
8
Arrangements for selecting an address in a digital store
16
Multiple access memory array, e.g. addressing one storage element via at least two independent addressing line groups
Applicants:
CRAY RESEARCH, INC. [US/US]; 608 Second Avenue South Minneapolis, MN 55402, US
Inventors:
BIRRITELLA, Mark, S.; US
WIKSTROM, Jan, A.; US
Agent:
HAMRE, Curtis, B.; Merchant, Gould, Smith, Edell, Welter & Schmidt 3100 Norwest Center 90 South Seventh Street Minneapolis, MN 55402, US
Priority Data:
434,36313.11.1989US
Title (EN) READ-WHILE-WRITE-MEMORY
(FR) MEMOIRE DE LECTURE ET D'ECRITURE SIMULTANEES
Abstract:
(EN) A random-access memory device capable of concurrent reading and writing. The device consists of a READ address input latch, a WRITE address input latch, a READ address decoder, a WRITE address decoder, a memory matrix capable of simultaneously reading and writing data, a comparator for detecting when the WRITE address and the READ address are the same, and a bypass circuit for sending the WRITE input data to the READ data output line when the READ address and the WRITE address are the same.
(FR) Dispositif à mémoire vive capable d'une lecture et d'une écriture simultanées. Le dispositif comporte une bascule d'entrée d'adresse de lecture, une bascule d'entrée d'adresse d'écriture, un décodeur d'adresse de lecture, un décodeur d'adresse d'écriture, une matrice de mémoire capable de lire et d'écrire simultanément des données, un comparateur détectant quand l'adresse d'écriture et l'adresse de lecture sont identiques, ainsi qu'un circuit de contournement destiné à envoyer les données d'entrée d'écriture à la ligne de sortie de données de lecture, lorsque l'adresse de lecture et l'adresse d'écriture sont identiques.
Designated States: CA, JP, KR
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, IT, LU, NL, SE)
Publication Language: English (EN)
Filing Language: English (EN)