Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO1991006060) METHODS OF REALIZING DIGITAL SIGNAL PROCESSORS USING A PROGRAMMED COMPILER
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/1991/006060 International Application No.: PCT/EP1990/001432
Publication Date: 02.05.1991 International Filing Date: 25.08.1990
Chapter 2 Demand Filed: 09.05.1991
IPC:
G06F 7/00 (2006.01) ,G06F 17/50 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
7
Methods or arrangements for processing data by operating upon the order or content of the data handled
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
17
Digital computing or data processing equipment or methods, specially adapted for specific functions
50
Computer-aided design
Applicants:
VLSI TECHNOLOGY, INC. [US/FR]; Centre de Recherche Européen HB1, Les Taissounières Route des Dolines, Sophia Antipolis F-06560 Valbonne, FR
Inventors:
SMITH, Stewart, G.; FR
MORGAN, Ralph, W.; FR
PAYNE, Julian; FR
Agent:
HORTON, Andrew, Robert, Grant; Bowles Horton Felden House, Dower Mews High Street Berkhamsted Hertfordshire HP4 2BL, GB
Priority Data:
425,63423.10.1989US
Title (EN) METHODS OF REALIZING DIGITAL SIGNAL PROCESSORS USING A PROGRAMMED COMPILER
(FR) PROCEDES POUR LA REALISATION DE PROCESSEURS DE SIGNAUX NUMERIQUES UTILISANT UN COMPILATEUR PROGRAMME
Abstract:
(EN) A compiler for a digital signal processor allows the designer to specify separately function, accuracy and throughput. The compiler employs a word structure having the signal attributes of bits, digit and subwords which all have a direct relationship to the size of the processor and throughput. From a budget of working bits and clock cycles implicit in the specification of accuracy and throughput the compiler is able to choose the optimal word structure for the application. The compiler can also propagate throughout an icon network, used for the specification of function, various estimation attributes such as word growth and quantisation noise, which allow the designer to observe the effect of design changes without recourse to simulation. A specific example of design employing a specified architecture and a specified computational grain is explained.
(FR) Un compilateur pour un processeur de signaux numériques permet au projeteur de spécifier séparément fonction, exactitude, et débit. Ledit compilateur utilise une structure de mots comprenant tous les attributs de signal de bits, de chiffres, et de sous-mots qui ont tous un rapport direct avec la grandeur du processeur et du débit. A partir d'une base de bits de fonctionnement et de rythmes implicites à la spécification d'exactitude et de débit, le compilateur peut choisir la structure de mot optimale pour l'application. Le compilateur peut également propager à travers tout un réseau d'icônes, utilisé pour la spécification de fonction, des attributs d'estimations divers, qui permet au projeteur d'observer l'effet de modifications de construction sans faire appel à la simulation. On décrit un exemple spécifique de construction utilisant une architecture spécifique ainsi qu'une granularité computationnelle spécifique.
Designated States: JP, KR
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, IT, LU, NL, SE)
Publication Language: English (EN)
Filing Language: English (EN)
Also published as:
EP0497777KR1019920704234