WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1990009721) PARTITIONED ARCHITECTURE OF A DIGITAL VIDEO SIGNAL PROCESSOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1990/009721    International Application No.:    PCT/US1990/000615
Publication Date: 23.08.1990 International Filing Date: 07.02.1990
IPC:
H04N 9/04 (2006.01), H04N 9/64 (2006.01)
Applicants: EASTMAN KODAK COMPANY [US/US]; 343 State Street, Rochester, NY 14650 (US)
Inventors: D'LUNA, Lionel, J.; (US).
HIBBARD, Robert, H.; (US).
PARULSKI, Kenneth, A.; (US)
Agent: WOODS, David, M.; 343 State Street, Rochester, NY 14650-2201 (US)
Priority Data:
310,419 13.02.1989 US
Title (EN) PARTITIONED ARCHITECTURE OF A DIGITAL VIDEO SIGNAL PROCESSOR
(FR) ARCHITECTURE CLOISONNEE D'UN PROCESSEUR NUMERIQUE DE SIGNAUX VIDEO
Abstract: front page image
(EN)A digital processing system is described for processing luminance and chrominance signals from a single, multi-color image sensor (14). By concentrating signal improvements and corrections into an application-dependent post-processing circuit (36), the pre-processing functions are isolated in a single, generic pre-processor integrated circuit (34) that provides full resolution color signals in a real-time system by utilizing a fully pipelined architecture. The pre-processor circuit separates luminance and chrominance interpolation so as to operate partly in quantized linear space and partly in quantized logarithmic space. The image signals are processed in a black reference clamp (58), a defect concealment circuit (66) and a color separation and luminance interpolation circuit (68) in linear space, using right shifts and additions to approximate predetermined multiplications. The signals are then transformed in a circuit (88, 90) into hue signals and processed in log space in a white balance circuit (92) and a chroma (hue) interpolation circuit (122, 124). With the log green signal separately adjusted for gain, quantized red, green and blue signals are output from the pre-processor integrated circuit (34).
(FR)On a mis au point un système de traitement numérique pour le traitement de signaux de luminance et de chrominance, à partir d'un seul capteur (14) d'images multicolores. Par concentration d'améliorations et de corrections des signaux dans un circuit (36) de post-traitement dépendant des applications, les fonctions de post-traitement sont isolées dans un seul circuit (34) intégré générique pré-processeur, produisant des signaux en couleur de résolution totale dans un système en temps réel, par l'utilisation d'une architecture intégralement de type ''pipeline''. Le circuit pré-processeur sépare les interpolations de luminance et de chrominance de manière à fonctionner partiellement dans un espace linéaire quantifié et partiellement dans un espace logarithmique quantifié. Les signaux d'images sont traités dans un circuit (58) de verrouillage de référence de noir, un circuit (66) de dissimulation de défauts, ainsi qu'un circuit (68) de séparation de couleurs et d'interpolation de luminance dans un espace linéaire, à l'aide de décalages à droite et d'additions à des multiplications d'approximation prédéterminées. Les signaux sont ensuite transformés dans un circuit (88, 90) en signaux de teinte, puis traités dans un espace log dans un circuit (92) d'équilibrage de blanc, ainsi qu'un circuit (122, 124) d'interpolation de chroma (teinte). A l'aide du signal log de vert réglé séparément pour obtenir le gain, le circuit (34) intégré pré-processeur produit des signaux quantifiés de rouge, de vert et de bleu.
Designated States: JP.
European Patent Office (AT, BE, CH, DE, DK, ES, FR, GB, IT, LU, NL, SE).
Publication Language: English (EN)
Filing Language: English (EN)