WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1990004298) INTEGRATED TELECOMMUNICATION SYSTEM WITH IMPROVED DIGITAL VOICE RESPONSE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1990/004298    International Application No.:    PCT/US1989/004236
Publication Date: 19.04.1990 International Filing Date: 03.10.1989
Chapter 2 Demand Filed:    02.05.1990    
IPC:
H04M 3/50 (2006.01), H04Q 11/04 (2006.01)
Applicants: PRECISION SOFTWARE INCORPORATED [US/US]; P.O. Box 9090, Clearwater, FL 34618-9090 (US)
Inventors: BOYD, Ferrell, W., Jr.; (US).
MURDOCK, Michael; (US).
McCORMACK, Michael; (US).
DARBEE, Paul; (US)
Agent: ZEGEER, Jim; 801 North Pitt Street, #108, Alexandria, VA 22314 (US)
Priority Data:
253,470 05.10.1988 US
Title (EN) INTEGRATED TELECOMMUNICATION SYSTEM WITH IMPROVED DIGITAL VOICE RESPONSE
(FR) SYSTEME DE TELECOMMUNICATIONS INTEGRE A REPONSE VOCALE NUMERIQUE AMELIOREE
Abstract: front page image
(EN)An integrated telecommunication system for multiple telephone line response and processing having a plurality of interface circuits (10-1 - 10-N), each of which can control the physical connection to a plurality of telephone line channels and communication on a group of telephone line channels (T1). Each interface circuit includes a high speed microprocessor and associated first data storage. A first bus system (12) interconnects the interface circuits to signal processor circuits (13-1 - 13-N), each of which includes a crosspoint switch and a high speed microprocessor for analyzing incoming signals and compressing data therein, an associated second data storage, an one or more telecommunication function circuits controlled thereby. A multi-bus system (11) connects the interface processors to the signal processor circuits and to a main system control processor and a third data storage. The high speed processing requirements of each group of telephone lines is performed by the respective interface processor and a digital signal microprocessor and main system control processor selectively controls the storage of data in the first, second and third data storages and intercommunication functions between the interface circuits and the signal processor circuits and function circuits controlled thereby.
(FR)L'invention concerne un système de télécommunications intégré permettant de répondre à des lignes téléphoniques multiples et de les traiter, comportant une pluralité de circuits d'interface (10-1 - 10-N) pouvant chacun commander la connexion physique à une pluralité de canaux de lignes téléphoniques et les communications dans un groupe de canaux (T1) de lignes téléphoniques. Chaque circuit d'interface comprend un microprocesseur rapide ainsi qu'une première mémoire correpondante de données. Un premier système (12) de bus relie les circuits d'interface à des circuits (13-1 - 13-N) de traitement de signaux comprenant chacun un commutateur d'intersection ainsi qu'un microprocesseur rapide analysant des signaux entrants et comprimant leurs données, une seconde mémoire de données correspondante, et un ou plusieurs circuits à fonction de télécommunication commandés par les éléments précités. Un système (11) multi-bus relie les processeurs d'interface aux circuits de traitement de signaux ainsi qu'à un processeur de commande de système principal et à une troisième mémoire de données. Les demandes de traitement rapide de chaque groupe de lignes téléphoniques sont exécutées par le processeur d'interface respectif et un microprocesseur de signaux numériques, et le processeur de commande de système principal commande sélectivement le stockage de données dans les première, seconde et troisième mémoires, ainsi que les fonctions d'intercommunication entre les circuits d'interface et les circuits de traitement de signaux ainsi que des circuits de fonction qu'ils commandent.
Designated States: AU, BR, DK, FI, JP, KR, NO.
European Patent Office (AT, BE, CH, DE, FR, GB, IT, LU, NL, SE).
Publication Language: English (EN)
Filing Language: English (EN)