WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1990002376) CIRCUITRY FOR PRODUCING EMULATION MODE IN SINGLE CHIP MICROCOMPUTER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1990/002376    International Application No.:    PCT/US1989/003667
Publication Date: 08.03.1990 International Filing Date: 23.08.1989
Chapter 2 Demand Filed:    20.03.1990    
IPC:
G06F 11/26 (2006.01), G06F 11/36 (2006.01)
Applicants: PAWLOSKI, Martin, B. [US/US]; (US)
Inventors: PAWLOSKI, Martin, B.; (US)
Agent: HOFFMAN, Charles, R.; Cahill, Sutton & Thomas, 2141 East Highland Avenue, 155 Park One, Phoenix, AZ 85016 (US)
Priority Data:
235,956 24.08.1988 US
Title (EN) CIRCUITRY FOR PRODUCING EMULATION MODE IN SINGLE CHIP MICROCOMPUTER
(FR) CIRCUIT DE PRODUCTION D'UN MODE D'EMULATION DANS UN MICRO-ORDINATEUR MONOPUCE
Abstract: front page image
(EN)An emulator circuit utilizes an Intel 8031 microprocessor (2) with external address and data buses to emulate an Intel 8051 single chip microcomputer with no external buses by providing external registers (16, 22) into which the contents of the internal 8031 ''Port 0'' (3) and ''Port 2'' (4) registers are output and functionally ''recreated'' (14, 20). An internal emulation mode is generated in the 8031 wherein internal SFR latch contents are output to the port leads during one state and the port drivers are tri-stated to allow in-level reading of the levels of the port leads during another state. The emulator circuit generates a ''Force Ports'' pulse that causes the ''recreated'' port registers (14, 20) of the external circuitry to ''force'' external ''logic'' levels onto the 8031 Port 0 and Port 2 leads.
(FR)Un circuit émulateur utilise un microprocesseur Intel 8031 (2) avec des bus externes d'adresses et de données pour l'émulation d'un micro-ordinateur monopuce Intel 8051 n'ayant aucun bus externe en prévoyant des registres externes (16, 22) dans lesquels les contenus des registres internes 8031 ''Porte 0'' (3) et ''Porte 2'' (4) sont sortis et ''recréés'' fonctionnellement (14, 20). Un mode d'émulation interne est généré dans le 8031 selon lequel les contenus de bascule de registre de fonction spéciale (SFR) interne sont sortis vers les conducteurs des portes pendant un état et les circuits d'attaque des portes sont mis dans trois états pour permettre la lecture à niveau des niveaux des conducteurs des portes pendant un autre état. Le circuit émulateur génère une impulsion ''Portes de Force'' qui agit sur les registres de portes ''recréés'' (14, 20) du réseau de circuit externe pour qu'ils ''forcent'' les niveaux ''logiques'' externes sur les conducteurs de la Porte 0 et de la Porte 2 8031.
Designated States: JP.
European Patent Office (AT, BE, CH, DE, FR, GB, IT, LU, NL, SE).
Publication Language: English (EN)
Filing Language: English (EN)