WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1990002373) MERGE SELECT DECODE CHECKING
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1990/002373    International Application No.:    PCT/US1989/003670
Publication Date: 08.03.1990 International Filing Date: 25.08.1989
IPC:
G06F 7/76 (2006.01), G06F 11/10 (2006.01)
Applicants: UNISYS CORPORATION [US/US]; P.O. Box 500, Township Line and Union Meeting Roads, Blue Bell, PA 19424 (US)
Inventors: MAYER, Michael, Eugene; (US).
PEIRSON, Paul, Lawrence; (US).
SCHEUNEMAN, James, Herman; (US)
Agent: STARR, Mark, T.; Unisys Corporation, Township Line and Union Meeting Roads, P.O. Box 500, Blue Bell, PA 19424 (US)
Priority Data:
238,088 30.08.1988 US
Title (EN) MERGE SELECT DECODE CHECKING
(FR) CONTROLE DE DECODAGE A SELECTION D'INTERCLASSEMENT
Abstract: front page image
(EN)A partial write portion of a memory system is disclosed in which start and end codes are utilized that define the start and end bits of an error corrected read word that is to be overwritten during a partial write operation. The start and end codes are stored in registers and are decoded in a decoder. The output of the decoder is coupled to a parity generator. The least significant bits of the start and end codes are also coupled to an Exclusive-OR gate. The outputs of the parity generator and the Exclusive-OR gate are sent to a comparator to detect errors if these outputs do not match.
(FR)L'invention concerne une portion d'écriture partielle d'un système de mémoire dans lequel des codes de début et de fin sont utilisés, lesquels définissent les bits de début et de fin d'un mot lu corrigé qui doit être écrit par superposition lors d'une opération d'écriture partielle. Les codes de début et de fin sont stockés dans des registres et sont décodés dans un décodeur. La sortie du décodeur est couplé à un générateur de parité. Les bits les moins significatifs des codes de début et de fin sont également couplés à une porte OU-Exclusif. Les sorties du générateur de parité et de la porte OU-Exclusif sont envoyées à un comparateur pour détecter des erreurs si ces sorties ne correspondent pas.
Designated States: JP.
European Patent Office (AT, BE, CH, DE, FR, GB, IT, LU, NL, SE).
Publication Language: English (EN)
Filing Language: English (EN)