WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1990001193) DISK EMULATION SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1990/001193    International Application No.:    PCT/US1989/003197
Publication Date: 08.02.1990 International Filing Date: 25.07.1989
Chapter 2 Demand Filed:    26.02.1990    
IPC:
G06F 3/06 (2006.01), G06F 11/10 (2006.01), G06F 12/08 (2006.01)
Applicants: DISK EMULATION SYSTEMS, INC. [US/US]; 333 S. Carson Meadows Drive, Carson City, NV 89701 (US)
Inventors: TUMA, George, B.; (US).
TUMA, Wade, B.; (US).
WARNE, Robert, E.; (US)
Agent: GUNNISON, Forrest, E.; Skjerven, Morrill, MacPherson, Franklin & Friel, 25 Metro Drive, Suite 700, San Jose, CA 95110 (US)
Priority Data:
224,530 26.07.1988 US
Title (EN) DISK EMULATION SYSTEM
(FR) SYSTEME D'EMULATION DE DISQUE
Abstract: front page image
(EN)Disclosed is a solid state disk emulator system for significantly improving access time, i.e., improving both the seek time and the rotational latency. The disk emulator complies with the SMD interface convention and thus to the central processor and the SMD disk controller (107), the disk emulator appears as a disk with virtually a zero access time. In one embodiment, the primary systems of the disk emulator are a 66-bit shift register (102), a parity circuit, a latch circuit (103), a 66-bit parallel bus (112, 113) and a dynamic random access memory (DRAM) array (104). Each of these systems interface with control systems (100) of the disk emulator which provide the signals required for the read and write operations of the disk emulator. An error correction process is incorporated in the disk emulator which corrects single bit hard memory errors using only a single parity bit.
(FR)On a mis au point un système émulateur de disque à semi-conducteurs permettant d'améliorer de manière significative le temps d'accès c'est-à-dire d'améliorer à la fois le temps de recherche et le temps d'attente rotationnel. L'émulateur de disque se conforme à la convention de l'interface SMD et donc au processeur central et au contrôleur (107) de disque SMD, l'émulateur de disque apparaît comme étant un disque dont le temps d'accès est virtuellement zéro. Dans un mode de réalisation, les systèmes primaires de l'émulation de disque sont un registre (102) de décalage à 66 bits, un circuit de parité, un circuit de verrouillage (103), un bus parallèle (112, 113) à 66 bits, et un réseau (104) mémoire RAM dynamique (DRAM). Chacun de ces systèmes se connecte à des systèmes de commande (100) de l'émulateur de disque fournissant les signaux nécessaires pour les opérations de lecture et d'écriture de l'émulateur de disque. Un processus de correction d'erreur est inclus dans l'émulateur de disque et corrige les erreurs persistantes de mémoire portant sur un seul bit à l'aide d'un seul bit de parité.
Designated States: AT, AU, BB, BG, BR, CH, DE, DK, FI, GB, HU, JP, KP, KR, LK, LU, MC, MG, MW, NL, NO, RO, SD, SE, SU.
European Patent Office (AT, BE, CH, DE, FR, GB, IT, LU, NL, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CM, GA, ML, MR, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)