WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1988006768) HIGH SPEED RASTER IMAGE PROCESSOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1988/006768    International Application No.:    PCT/US1988/000458
Publication Date: 07.09.1988 International Filing Date: 16.02.1988
Chapter 2 Demand Filed:    16.09.1988    
IPC:
G06K 15/00 (2006.01), G06T 1/20 (2006.01)
Applicants: EASTMAN KODAK COMPANY [US/US]; 343 State Street, Rochester, NY 14650 (US)
Inventors: MENENDEZ, Juan, Gerardo; (IE).
CASTERISANO, William, Patrick; (US).
BALL, John; (US)
Agent: ARNDT, Dennis, R.; 343 State Street, Rochester, NY 14650 (US)
Priority Data:
020,047 27.02.1987 US
Title (EN) HIGH SPEED RASTER IMAGE PROCESSOR
(FR) PROCESSEUR D'IMAGES DE CANEVAS A VITESSE ELEVEE
Abstract: front page image
(EN)A pipe-lined raster image processor (RIP) contains a bus (80) and connected thereto a number of separate image processing components (30, 50, 60, 70) capable of undertaking a respective image processing task substantially in parallel with those undertaken by other of these image processing components. In addition, an arbiter (40) is also connected to the bus. The arbiter receives a request from anyone of the image processing components for service from another one of the image processing components. Then, depending upon the availability of the bus and the destination component, the arbiter defines a data path over said bus between the source and destination components, and thereafter initiates an information transfer over the bus and between these components. Once this transfer is complete, the destination component is then able to undertake its respective image processing task substantially independent of the tasks undertaken by both the arbiter and the source component. At this point, both the arbiter and the source component are free to perform other image processing tasks while the destination component is performing its respective task.
(FR)Un processeur d'images de canevas (RIP) canalisé contient un bus (80) auquel est connecté un nombre de composants (30, 50, 60, 70) de traitement d'images séparés pouvant entreprendre une tâche de traitement d'image respective, sensiblement en parallèle à celles entreprises par d'autres de ces composants de traitement d'image. De plus, un arbitre (40) est aussi connecté au bus. L'arbitre reçoit une demande d'un des composants de traitement d'image desservant un autre des composants de traitement d'image. Ensuite, selon la disponibilité du bus et le composant de destination, l'arbitre définit une trajectoire de données sur ledit bus entre les composants de provenance et de destination, après quoi il lance le transfert d'informations sur le bus et entre ces composants. Une fois ce transfert terminé, le composant de destination est alors à même d'entreprendre sa tâche de traitement d'image respective, sensiblement indépendamment des tâches entreprises par à la fois l'arbitre et le composant de provenance. A ce stade, l'arbitre et le composant de provenance sont libres pour exécuter d'autres tâches de traitement d'images pendant que le composant de destination exécute sa tâche respective.
Designated States: JP.
European Patent Office (AT, BE, CH, DE, FR, GB, IT, NL, SE).
Publication Language: English (EN)
Filing Language: English (EN)