WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1988006762) CENTRAL PROCESSOR UNIT FOR DIGITAL DATA PROCESSING SYSTEM INCLUDING CACHE MANAGEMENT MECHANISM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1988/006762    International Application No.:    PCT/US1988/000365
Publication Date: 07.09.1988 International Filing Date: 08.02.1988
IPC:
G06F 12/08 (2006.01)
Applicants: DIGITAL EQUIPMENT CORPORATION [US/US]; 146 Main Street, Maynard, MA 01754 (US)
Inventors: RUBINFELD, Paul, I.; (US)
Agent: JORDAN, Richard, A. @; Fish & Richardson, One Financial Center, Suite 2500, Boston, MA 02111-2658 (US)
Priority Data:
017,645 24.02.1987 US
Title (EN) CENTRAL PROCESSOR UNIT FOR DIGITAL DATA PROCESSING SYSTEM INCLUDING CACHE MANAGEMENT MECHANISM
(FR) UNITE CENTRALE POUR SYSTEME INFORMATIQUE NUMERIQUE COMPRENANT UN MECANISME DE GESTION D'ANTEMEMOIRE
Abstract: front page image
(EN)A processor for use in a digital data processing system including a main memory and one or more input/output units. The processor includes a cache memory. When the processor retrieves data, it may, in response to the condition of internal flags conditioned by the operating system, be stored in the cache. Even if the flags enable retrieved data to be cached, the main memory or input/output units may assert a signal which disables caching.
(FR)Processeur destiné à être utilisé dans un système informatique numérique comprenant une mémoire principale et une ou plusieurs unités d'entrée/sortie. Le processeur inclut une antémémoire. Lorsque le processeur rappelle les données, elles peuvent, en réponse à l'état des indicateurs internes conditionnés par le système de fonctionnement, être stockées dans l'antémémoire. Même si les indicateurs permettent de rappeler les données devant être mises dans l'antémémoire, la mémoire principale ou les unités d'entrée/sortie peuvent exciter un signal qui invalide la mise en antémémoire.
Designated States: JP.
European Patent Office (AT, BE, CH, DE, FR, GB, IT, LU, NL, SE).
Publication Language: English (EN)
Filing Language: English (EN)