WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1987006081) METHOD OF CONTROLLING PATH MEMORY IN VITERBI DECODER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1987/006081    International Application No.:    PCT/JP1987/000207
Publication Date: 08.10.1987 International Filing Date: 02.04.1987
IPC:
H03M 13/41 (2006.01)
Applicants: KABUSHIKI KAISHA TOSHIBA [JP/JP]; 72, Horikawa-cho, Saiwai-ku, Kawasaki-shi, Kanagawa-ken 210 (JP) (GB only).
SUZUKI, Hideo [JP/JP]; (JP) (For US Only).
TAJIMA, Masato [JP/JP]; (JP) (For US Only)
Inventors: SUZUKI, Hideo; (JP).
TAJIMA, Masato; (JP)
Agent: SUZUYE, Takehiko @; Ube Building, 7-2, Kasumigaseki 3-chome, Chiyoda-ku, Tokyo 100 (JP)
Priority Data:
61/75434 03.04.1986 JP
61/189561 14.08.1986 JP
Title (EN) METHOD OF CONTROLLING PATH MEMORY IN VITERBI DECODER
(FR) PROCEDE DE COMMANDE D'UNE MEMOIRE DE PARCOURS DANS UN DECODEUR DE VITERBI
Abstract: front page image
(EN)Method of controlling path memory in a Viterbi decoder wherein, when a plurality of decoding steps are required for the trace back up to the final stage of the surviving path, decoded data as many as the decoded steps consumed for the trace back are outputted from a path storage circuit to thereby determine the decoded data. During the tracing back, furthermore, the condition shift data are synthesized over a plurality of time spans to trace back to the final stage of the surviving path through a plurality stages of jump backs by one time of memory access, making it possible to realize a high-speed decoding operation.
(FR)Procédé de commande d'une mémoire de parcours dans un décodeur de Viterbi où, lorsqu'une pluralité d'étapes de décodage sont requises pour retrouver le parcours jusqu'à l'étape finale du parcours restant, les données décodées ainsi que les étapes décodées utilisées pour retrouver le parcours sont extraites d'un circuit de stockage de parcours afin de déterminer les données décodées. Pendant le parcours en arrière, en outre, les données de changement de condition sont synthétisées pendant une pluralité de durées de temps pour retrouver l'étape finale du parcours restant à travers une pluralité d'étapes de sauts en arrière correspondant à un temps d'accès mémoire, ce qui permet d'effectuer une opération de décodage à haute vitesse.
Designated States: GB, US.
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)