WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1983002021) INTERFACE CIRCUIT FOR SUBSYSTEM CONTROLLER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1983/002021    International Application No.:    PCT/US1982/001672
Publication Date: 09.06.1983 International Filing Date: 29.11.1982
IPC:
G06F 13/38 (2006.01)
Applicants: BURROUGHS CORPORATION [US/US]; Burroughs Place, Detroit, MI 48232 (US)
Inventors: HARRIS, Graig, Weaver; (US)
Agent: CHUNG, Edmund, M.; Burroughs Corporation, Burroughs Place 4B22, Detroit, MI 48232 @ (US)
Priority Data:
326,423 01.12.1981 US
Title (EN) INTERFACE CIRCUIT FOR SUBSYSTEM CONTROLLER
(FR) CIRCUIT D'INTERFACE POUR CONTROLEUR DE SOUS-SYSTEME
Abstract: front page image
(EN)In a bidirectional data communication system wherein a plurality of main host computers (100 a-d) operate with a plurality of remote terminals (400a-d) that are controlled by a plurality of line support processors (300a-300d), a variety of communication disciplines are most often involved in the bidirectional data transfers creating lost time, excessive involvement of elements of the system and generally inefficient and/or unreliable operation. In order to alleviate such problems, and interfacing subsystem (15a-15d, 106a, 80, 106b and DLI) has been connected between the plurality of main host computers (100a-d) and the plurality of line support processors (300a-300d). The interface subsystem mainly consists of connection modules (106a and 106b) which use distribution control circuit cards (20a-20d and 20) and an intermediately connected network support processor (80) and connectors (100i and 100m).
(FR)Dans un système de communication de données bidirectionnelle, dans lequel une pluralité d'ordinateurs centraux (100 a-d) sont reliés à une pluralité de terminaux éloignés (400a-b) qui sont commandés par une pluralité de processeurs de support de lignes (300a-300d), une variété de procédures de communications sont utilisées la plupart du temps pour les transferts bidirectionnels de données, ce qui se traduit par une perte de temps, une occupation excessive des éléments du système et, en général, par un fonctionnement inefficace et/ou peu fiable. Afin de réduire l'importance de ces problèmes, un sous-système d'interface (15a-15d), (106a, 80, 106b et DLI) est connecté entre la pluralité d'ordinateurs centraux (100a-d) et la pluralité de processeurs de support de ligne (300a-300d). Le sous-système d'interface se compose principalement de modules de connexion (106a et 106b) qui utilisent des cartes de circuit de commande de distribution (20a-20d et 20) et un processeur intermédiaire de support de réseau (80) et des connecteurs (100i et 100m).
Designated States: JP.
Publication Language: English (EN)
Filing Language: English (EN)