WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1981002079) HIGH RESOLUTION FAST DIODE CLAMPED COMPARATOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1981/002079    International Application No.:    PCT/US1980/001569
Publication Date: 23.07.1981 International Filing Date: 24.11.1980
IPC:
H03K 5/02 (2006.01), H03K 5/24 (2006.01)
Applicants:
Inventors:
Priority Data:
111606 14.01.1980 US
Title (EN) HIGH RESOLUTION FAST DIODE CLAMPED COMPARATOR
(FR) COMPARATEUR A DIODES FIXEES RAPIDES DE HAUTE RESOLUTION
Abstract: front page image
(EN)An electronic comparator circuit (10) adapted for implementation as an integrated circuit semiconductor device provides high resolution and high speed performance. The circuit comprises a first differential amplifier (12) with clamped diodes (50, 52) that allow a fast response; a source-follower stage (14) connected to the first differential amplifier (12) for buffering its output to enable it to be broad banded; a second differential amplifier (16) driven by the source-follower stage (14) for handling large signal swings while providing additional gain to the output; and a third cascoded gain stage (20) connected to said second differential amplifier (16) to provide increased circuit gain with a rail-to rail output.
(FR)Un circuit comparateur electronique adapte pour fonctionner comme un dispositif a semi-conducteurs de circuits integres offre des performances a vitesse elevee et grande resolution. Le circuit comprend un premier amplificateur differentiel (12) avec des diodes fixees (50, 52) qui permettent une reponse rapide, un etage poursuiveur de source (14) connecte au premier amplificateur differentiel (12) pour tamponner sa sortie pour lui permettre d'avoir une bande large, un second amplificateur differentiel (16) entraine par l'etage poursuiveur de source (14) pour manipuler des grandes oscillations de signaux tout en produisant un gain supplementaire sur la sortie, et un troisieme etage de gain en cascade (20) connecte au second amplificateur differentiel (16) pour produire un accroissement de gains du circuit avec une sortie rail-a-rail.
Designated States:
Publication Language: English (EN)
Filing Language: English (EN)