WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1981000925) PERIPHERAL UNIT CONTROLLER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1981/000925    International Application No.:    PCT/US1980/001057
Publication Date: 02.04.1981 International Filing Date: 19.08.1980
IPC:
G06F 11/16 (2006.01), G06F 13/28 (2006.01), G06F 15/17 (2006.01), H04Q 3/545 (2006.01)
Applicants:
Inventors:
Priority Data:
77512 20.09.1979 US
Title (EN) PERIPHERAL UNIT CONTROLLER
(FR) CONTROLEUR D'UNITES PERIPHERIQUES
Abstract: front page image
(EN)Peripheral unit controller in a data processing system. The peripheral unit controller consists of two subprocessors (100a, 100d) whose outputs are matched. In addition, each duplicated subprocessor contains a pair of microprocessors (300, 307) whose outputs are also matched. The synchronization scheme allows each microprocessor (300, 307) to ran its own diagnostics independently, and to synchronize itself with the other microprocessor of the pair. After the synchronization occurs in both microprocessors in each of the sub-processors, the sub-processors are synchronized. Synchronization is achieved by using a real-time clock and the interrupt structure of each microprocessor.
(FR)Controleur d'unites peripheriques dans un systeme de traitement de donnees. Le controleur d'unites peripheriques se compose de deux sous-processeurs (100a, 100d) possedant des sorties appareillees. En outre, chaque sous-processeur duplique se compose d'une paire de microprocesseurs (300, 307) possedant aussi des sorties appareillees. Le chemin de synchronisation permet a chaque microprocesseur (300, 307) d'executer ces diagnostics de facon independante, de se synchroniser avec l'autre micro-processeur de la paire. Apres que la synchronisation a lieu dans les deux microprocesseurs dans chacun des sous-processeurs, les sous-processeurs sont synchronises. La synchronisation est obtenue en utilisant une horloge en temps reel et la structure d'interruption de chaque micro-processeur.
Designated States:
Publication Language: English (EN)
Filing Language: English (EN)