Processing

Please wait...

Settings

Settings

Goto Application

1. KR1020020059662 - PLURAL STATION MEMORY DATA SHARING SYSTEM

Office
Republic of Korea
Application Number 1020027005565
Application Date 30.04.2002
Publication Number 1020020059662
Publication Date 13.07.2002
Grant Number 1004457350000
Grant Date 25.08.2004
Publication Kind B1
IPC
H04L 12/40
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12Data switching networks
28characterised by path configuration, e.g. LAN or WAN
40Bus networks
Applicants KOYO ELECTRONICS INDUSTRIES CO., LTD.
STEP TECHNICA CO., LTD.
고야마 히데오고요덴시고교 가부시키가이샤
가부시키가이샤 스텝프테쿠니카
Inventors MUGITANI TOMIHIRO
무기타니도미히로
NATSUI TOSHIKI
나쓰이도시키
Agents 강일우
홍기천
최정연
조정숙
Priority Data 2000265396 01.09.2000 JP
Title
(EN) PLURAL STATION MEMORY DATA SHARING SYSTEM
(KO) 복수국 메모리데이터 공유시스템
Abstract
(EN)

A plural station memory data sharing system in which packets are sent/received between plural stations interconnected through communication lines. Each station has a unique station address value, and the time is made to correspond to each station address value. The internal clock (39) in each station indicates the same time and circulates from time T00 to an upper limit time TM. When the internal clock (39) indicates a time corresponding to the station address value of a station, data stored in a memory at the address position corresponding to the station address value is buried in a packet and the packet is sent through a communication line. An allowance time error sensing circuit (34) compares the calculated correct time of the internal clock of the station and the time indicated by the internal clock. If the error is out of an allowance range, the internal clock (39) is forcedly calibrated to the correct time.

© KIPO & WIPO 2007

(KO)
이 복수국 메모리데이터 공유시스템은, 통신로에 의해 접속된 복수의국 사이에서 패킷을 송수신한다. 각 국에는 고유의 국어드레스값을 설정하여, 각 시간을 각 국어드레스에 대응시킨다. 국내의 내부시계(39)는 전부동일시간을 나타내고, 또한 시간 T으로부터 상한시간 T까지 둘레를 돈다. 내부시계(39)가 있는 국의 국어드레스값에 대응하는 시간을 나타내면, 국어드레스값에 대응하는 메모리 어드레스위치에 있는 메모리내의 데이터를 패킷에 매립통신로에 송신한다. 허용시간 오차판정회로(34)는, 산출되는 자국의 내부시계의 올바른 시간과 내부시계가 나타내는 시간을 비교하여 허용범위를 넘어 있는 경우에는, 내부시계(39)를 올바른 시간으로 강제적으로 교정한다. 00 M