Processing

Please wait...

Settings

Settings

1. EP2380072 - INTERRUPTIBLE CLOCK GENERATOR

Office European Patent Office
Application Number 09784073
Application Date 04.12.2009
Publication Number 2380072
Publication Date 26.10.2011
Publication Kind B1
IPC
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
1
Details not covered by groups G06F3/-G06F13/82
04
Generating or distributing clock signals or signals derived directly therefrom
G06F 1/04
CPC
G06F 1/04
Applicants IHP GMBH
Inventors FAN XIN
KRSTIC MILOS
GRASS ECKHARD
Designated States
Priority Data 102008055101 22.12.2008 DE
2009066453 04.12.2009 EP
Title
(DE) AUSSETZBARER TAKTGENERATOR
(EN) INTERRUPTIBLE CLOCK GENERATOR
(FR) GÉNÉRATEUR D'HORLOGE À RÉGIME INTERMITTENT
Abstract
(DE)
Die vorliegende Erfindung betrifft einen aussetzbaren Taktsignalgenerator zur Verwendung insbesondere in einer asynchronen Hüllschaltung eines lokal synchronen Funktionsblocks einer global asynchronen lokal synchronen (GALS) Schaltung. Gegenüber den bekannten aussetzbaren Taktsignalgeneratoren zeichnet sich der erfindungsgemäße Generator durch die Fähigkeit aus, eingehende Anforderungssignale weitestgehend unmittelbar verarbeiten zu können und somit eine hohe Gesamtdatendurchsatzrate eines jeweiligen GALS-Blocks zu gewährleisten. Erreicht wird dies durch eine zusätzliche Rückkopplungsschleife, die eine Reduzierung des Tastgrads des rückgekoppelten Taktsignals bewirkt.

(EN)
The invention relates to an interruptible clock generator for use especially in an asynchronous wrapper of a local synchronous function block of a global asynchronous local synchronous (GALS) circuit. In comparison to known interruptible clock signal generators, the generator according to the invention is characterized by the ability to process incoming request signals substantially directly and to thus ensure a high total data throughput rate for a respective GALS block. This is attained by an additional feedback loop that effects a reduction in the duty cycle of the clock signal fed back.

(FR)
L'invention concerne un générateur de signal d'horloge à régime intermittent destiné à être utilisé en particulier dans un circuit d'enveloppe asynchrone d'un bloc fonctionnel localement synchrone d'un circuit localement synchrone globalement asynchrone (GALS). Par rapport aux générateurs de signal d'horloge à régime intermittent de type connu, le générateur selon l'invention se caractérise par la capacité de pouvoir traiter directement, dans la plus large mesure possible, des signaux de ligne libre entrants, et de garantir ainsi un débit de données global élevé de chaque bloc GALS. Ce résultat est obtenu par une boucle de rétroaction supplémentaire, qui provoque une réduction du facteur d'utilisation du signal d'horloge réinjecté.

Also published as