Einige Inhalte dieser Anwendung sind momentan nicht verfügbar.
Wenn diese Situation weiterhin besteht, kontaktieren Sie uns bitte unterFeedback&Kontakt
1. (WO2019038450) HOCHFREQUENZ - IMPEDANZ ANPASSUNGSNETZWERK, SEINE VERWENDUNG SOWIE EIN VERFAHREN ZUR HOCHFREQUENZ - IMPEDANZ - ANPASSUNG
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten    Einwendung einreichen

Veröff.-Nr.: WO/2019/038450 Internationale Anmeldenummer PCT/EP2018/072992
Veröffentlichungsdatum: 28.02.2019 Internationales Anmeldedatum: 27.08.2018
IPC:
H03H 7/38 (2006.01)
H Elektrotechnik
03
Grundlegende elektronische Schaltkreise
H
Scheinwiderstandsnetzwerke, z.B. Resonanzkreise; Resonatoren
7
Mehrtor-Netzwerke mit nur passiven elektrischen Bauelementen
38
Widerstandsanpassungsnetzwerke
Anmelder:
AURION ANLAGETECHNIK GMBH [DE/DE]; Am Sandborn 14 63500 Seligenstadt, DE
Erfinder:
GESCHE, Roland; DE
KRELLMANN, Martin; DE
SCHERER, Joachim; DE
Vertreter:
POHLMANN, Bernd Michael; DE
Prioritätsdaten:
10 2017 008 001.125.08.2017DE
Titel (EN) HIGH-FREQUENCY-IMPEDANCE MATCHING NETWORK, USE THEREOF AND METHOD FOR HIGH-FREQUENCY-IMPEDANCE MATCHING
(FR) RÉSEAU D’ADAPTATION D’IMPÉDANCE HAUTE FRÉQUENCE, SON UTILISATION AINSI QU’UN PROCÉDÉ D‘ADAPTATION D’IMPÉDANCE HAUTE FRÉQUENCE
(DE) HOCHFREQUENZ - IMPEDANZ ANPASSUNGSNETZWERK, SEINE VERWENDUNG SOWIE EIN VERFAHREN ZUR HOCHFREQUENZ - IMPEDANZ - ANPASSUNG
Zusammenfassung:
(EN) The invention relates to a high-frequency-impedance matching network, comprising an input port and an output port, wherein the input port is designed as an input for a signal of a high-frequency generator G, the output port as an output for a signal to a load L, and wherein input port and output port are coupled by means of an iterative network of two or more iterative elements, wherein each iterative element has a series branch (Zs, Zs1, Zs2) having a series branch reactance (Χs, Xs1, Xs2) and a parallel branch (Zp, Zp1, Zp2, Zp3) having a parallel branch reactance (Xp, Xp1, Xp2, XP3) as well as a first switch (Ss, Ss1, Ss2, Sp, Sp1, Sp2, Sp3) which is designed as a drain-source path of a transistor, and wherein a bridging of the series branch reactance is switchable by means of the first switch or the first switch is connected in the parallel branch in series with the parallel branch reactance.
(FR) L’invention concerne un réseau d’adaptation d’impédance haute fréquence, comprenant un port d’entrée et un port de sortie, le port d’entrée étant conçu en tant qu’entrée pour un signal d’un générateur à haute fréquence G, le port de sortie étant conçu en tant que sortie pour un signal vers une charge L et le port d’entrée et le port de sortie étant couplés au moyen d’un circuit en chaîne de deux ou plusieurs éléments de chaîne, chaque élément de chaîne comprenant une branche série (Zs, Zs1, Zs2), ayant une réactance de branche série (Χs, Xs1, Xs2) et une branche parallèle (Zp, Zp1, Zp2, Zp3) ayant une réactance de branche parallèle (Xp, Xp1, Xp2, XP3) ainsi qu’un premier commutateur (Ss, Ss1, Ss2, Sp, Sp1, Sp2, Sp3), qui est conçu en tant que voie source-drain d’un transistor, et un pontage de la réactance de branche série pouvant être branché au moyen du premier commutateur ou le premier commutateur étant branché en série avec la réactance de branche parallèle dans la branche parallèle.
(DE) Die Erfindung betrifft ein Hochfrequenz - Impedanz - Anpassungsnetzwerk, umfassend einen Eingangsport und einen Ausgangsport, wobei der Eingangsport als Eingang für ein Signal eines Hochfrequenz-Generators G, der Ausgangsport als Ausgang für ein Signal zu einer Last L ausgebildet ist und Eingangsport und Ausgangsport mittels einer Kettenschaltung von zwei oder mehr Kettenelementen gekoppelt sind, wobei jedes Kettenelement einen Serienzweig (Zs, Zs1, Zs2) mit einer Serienzweig-Reaktanz (Χs, Xs1, Xs2) und einen Parallelzweig (Zp, Zp1, Zp2, Zp3) mit einer Parallelzweig-Reaktanz (Xp, Xp1, Xp2, Xp3) sowie einen ersten Schalter (Ss, Ss1, Ss2, Sp, Sp1, Sp2, Sp3) umfasst, der als Drain-Source Strecke eines Transistors ausgebildet ist, und mittels des ersten Schalters eine Überbrückung der Serienzweig-Reaktanz schaltbar ist oder der erste Schalter im Parallelzweig in Serie mit der Parallelzweig-Reaktanz geschaltet ist.
front page image
Designierte Staaten: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasische Patentorganisation (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Europäisches Patentamt (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Veröffentlichungssprache: Deutsch (DE)
Anmeldesprache: Deutsch (DE)