Einige Inhalte dieser Anwendung sind momentan nicht verfügbar.
Wenn diese Situation weiterhin besteht, kontaktieren Sie uns bitte unterFeedback&Kontakt
1. (WO2018215334) VERFAHREN UND ANORDNUNG ZUR BREITBANDIGEN ERZEUGUNG VON IQ-SIGNALEN, INSBESONDERE IN MEHRKANAL-SYSTEMEN
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten    Einwendung einreichen

Veröff.-Nr.: WO/2018/215334 Internationale Anmeldenummer PCT/EP2018/063074
Veröffentlichungsdatum: 29.11.2018 Internationales Anmeldedatum: 18.05.2018
IPC:
H03H 17/08 (2006.01) ,H03K 5/15 (2006.01)
H Elektrotechnik
03
Grundlegende elektronische Schaltkreise
H
Scheinwiderstandsnetzwerke, z.B. Resonanzkreise; Resonatoren
17
Netzwerke, die Digitaltechniken verwenden
08
Netzwerke zum Phasenschieben
H Elektrotechnik
03
Grundlegende elektronische Schaltkreise
K
Impulstechnik
5
Verarbeitung von Impulsen, soweit diese nicht von einer der anderen Hauptgruppen in dieser Unterklasse umfasst ist
15
Einrichtungen, die Impulse zu verschiedenen Zeiten an mehreren Ausgängen abgeben, d.h. Impulsverteiler
Anmelder:
FRAUNHOFER-GESELLSCHAFT ZUR FÖRDERUNG DER ANGEWANDTEN FORSCHUNG E. V. [DE/DE]; Hansastr. 27c 80686 München, DE
Erfinder:
WELP, Benedikt; DE
POHL, Nils; DE
Vertreter:
GAGEL, Roland; DE
Prioritätsdaten:
10 2017 208 904.026.05.2017DE
Titel (EN) METHOD AND ARRANGEMENT FOR WIDEBAND GENERATION OF IQ SIGNALS, IN PARTICULAR IN MULTICHANNEL SYSTEMS
(FR) PROCÉDÉ ET DISPOSITIF POUR LA GÉNÉRATION DE SIGNAUX IQ DANS UNE BANDE DE FRÉQUENCE LARGE, EN PARTICULIER DANS DES SYSTÈMES MULTICANAUX
(DE) VERFAHREN UND ANORDNUNG ZUR BREITBANDIGEN ERZEUGUNG VON IQ-SIGNALEN, INSBESONDERE IN MEHRKANAL-SYSTEMEN
Zusammenfassung:
(EN) A method for wideband generation of IQ signals involves a reference signal initially having its frequency doubled and subsequently being supplied to a master-slave D-type flip-flop (DIV2) in order to obtain an I component and a Q component of the reference signal. In one configuration, the D-type flip-flop (DIV2) is operated without a feedback path and instead the reference signal is supplied to the data input (D) of the D-type flip-flop (DIV2) with a phase shift that compensates for a phase shift caused by the frequency doubling. In this manner, a phase uncertainty between the individual channels in multichannel systems is avoided. In another configuration, the reference signal is split upstream of the circuit for IQ signal generation and firstly provided to the frequency doubler (X2) and secondly, after phase shifting, provided to one or two mixers (MixI, MixQ), which each down-convert the reference signal with either the I signal or the Q signal generated downstream of the master-slave flip-flop (DIV2) and thus each generate a DC signal indicating whether the I and Q signals have the phase uncertainty 0° or 180°. This information is then used to compensate for the phase uncertainty in the I and Q signals.
(FR) L'invention concerne un procédé pour la génération de signaux IQ dans une bande de fréquence large, dans lequel la fréquence d'un signal de référence est d'abord doublée et le signal est ensuite conduit à une bascule D maître-esclave (DIV2), afin d'obtenir une partie I et une partie Q du signal de référence. Dans un mode de réalisation, la bascule D (DIV2) est utilisé sans chemin de rétroaction, au lieu de cela le signal de référence est injecté avec un décalage de phase dans l'entrée de données (D) de la bascule D (DIV2), le décalage de phase compensant un décalage de phase causé par le doublage de fréquence. Cela permet d'éviter une incertitude de phase entre les canaux individuels d'un système multicanaux. Dans un autre mode de réalisation, le signal de référence est divisé avant le circuit de génération de signaux IQ et d'un côté transmis à un doubleur de fréquence (X2) et de l'autre côté transmis, après un décalage de phase, à un ou deux mélangeurs (MixI, MixQ) qui mélangent respectivement le signal de référence avec un signal I ou Q généré derrière la bascule maître-esclave (DIV2), créant ainsi respectivement un signal DC qui indique si les signaux I et Q ont une incertitude de phase de 0° ou de 180°. Ces informations sont ensuite utilisées pour compenser l'incertitude de phase des signaux I et Q.
(DE) Bei einem Verfahren zur breitbandigen Erzeugung von IQ-Signalen wird ein Referenzsignal zunächst in der Frequenz verdoppelt und anschließend einem Master-Slave-D-Flipflop(DIV2) zugeführt, um einen I-Anteil und einen Q-Anteil des Referenzsignals zu erhalten. Bei einer Ausgestaltung wird das D-Flipflop(DIV2) ohne Rückkopplungspfad betrieben und stattdessen das Referenzsignal mit einer Phasenverschiebung am Daten-Eingang (D) des D-Flipflops (DIV2) eingespeist, die eine durch die Frequenzverdopplung verursachte Phasenverschiebung kompensiert. Auf diese Weise wird bei mehrkanaligen Systemen eine Phasenunsicherheit zwischen den einzelnen Kanälen vermieden. Bei einer anderen Ausgestaltung wirddas Referenzsignal vor der Schaltung zur IQ-Signalgenerierung aufgeteilt und zum einen auf den Frequenzverdoppler (X2) gegeben und zum anderen nach einer Phasenverschiebung auf einen oder zwei Mischer (MixI, MixQ) gegeben, die das Referenzsignal jeweils entweder mit dem hinter dem Master-Slave-Flipflop(DIV2)erzeugten I-oder Q-Signal heruntermischen und so jeweils ein DC Signal erzeugen, das Aufschluss darüber gibt, ob das I-und Q-Signal die Phasenunsicherheit 0° oder 180° besitzt. Diese Information wirddann genutzt, um die Phasenunsicherheit des I-und Q-Signals zu kompensieren.
front page image
Designierte Staaten: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasische Patentorganisation (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Europäisches Patentamt (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Veröffentlichungssprache: Deutsch (DE)
Anmeldesprache: Deutsch (DE)