Einige Inhalte dieser Anwendung sind momentan nicht verfügbar.
Wenn diese Situation weiterhin besteht, kontaktieren Sie uns bitte unterFeedback&Kontakt
1. (WO2018161093) GRAPHENE BASED IN-PLANE MICRO-SUPERCAPACITORS
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten    Einwendung einreichen

Veröff.-Nr.: WO/2018/161093 Internationale Anmeldenummer PCT/US2018/021187
Veröffentlichungsdatum: 07.09.2018 Internationales Anmeldedatum: 06.03.2018
IPC:
H01L 23/48 (2006.01) ,H01L 23/64 (2006.01) ,H01L 23/52 (2006.01) ,H01L 23/522 (2006.01) ,H01L 23/532 (2006.01) ,H01L 23/66 (2006.01)
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
23
Einzelheiten von Halbleiter- oder anderen Festkörperbauelementen
48
Anordnungen zur Stromleitung zu oder von dem im Betrieb befindlichen Festkörper, z.B. Zuleitungen oder Anschlüsse
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
23
Einzelheiten von Halbleiter- oder anderen Festkörperbauelementen
58
Strukturen von elektrischen Anordnungen für Halbleiterbauelemente, soweit nicht anderweitig vorgesehen
64
Impedanz-Anpassung
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
23
Einzelheiten von Halbleiter- oder anderen Festkörperbauelementen
52
Anordnungen zur Stromleitung innerhalb des im Betrieb befindlichen Bauelements von einem Schaltungselement zum anderen
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
23
Einzelheiten von Halbleiter- oder anderen Festkörperbauelementen
52
Anordnungen zur Stromleitung innerhalb des im Betrieb befindlichen Bauelements von einem Schaltungselement zum anderen
522
einschließlich externer Verbindungsleitungen, die aus einer mehrschichtigen Anordnung aus leitenden und isolierenden Schichten aufgebaut und untrennbar an dem Halbleiterkörper angebracht sind
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
23
Einzelheiten von Halbleiter- oder anderen Festkörperbauelementen
52
Anordnungen zur Stromleitung innerhalb des im Betrieb befindlichen Bauelements von einem Schaltungselement zum anderen
522
einschließlich externer Verbindungsleitungen, die aus einer mehrschichtigen Anordnung aus leitenden und isolierenden Schichten aufgebaut und untrennbar an dem Halbleiterkörper angebracht sind
532
gekennzeichnet durch die Materialien
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
23
Einzelheiten von Halbleiter- oder anderen Festkörperbauelementen
58
Strukturen von elektrischen Anordnungen für Halbleiterbauelemente, soweit nicht anderweitig vorgesehen
64
Impedanz-Anpassung
66
Hochfrequenz-Anpassung
Anmelder:
POHLMAN, William [US/US]; US
Erfinder:
POHLMAN, William; US
Vertreter:
PLAGER, Mark; US
O'BRIEN, Michael; US
Prioritätsdaten:
15/791,79224.10.2017US
62/466,20602.03.2017US
Titel (EN) GRAPHENE BASED IN-PLANE MICRO-SUPERCAPACITORS
(FR) MICRO-SUPERCONDENSATEURS PLANAIRES À BASE DE GRAPHÈNE
Zusammenfassung:
(EN) This invention relates to electrical circuitry. Previously, integrated circuits utilized aluminum or copper deposition for power distribution, but this was inefficient. Embodiments of the present invention use at least one layer of graphene deposited across the integrated circuit layers in order to increase the efficiency of the integrated circuit.
(FR) La présente invention concerne des circuits électriques. Auparavant, des circuits intégrés utilisaient un dépôt d'aluminium ou de cuivre pour la distribution de puissance, mais cela était inefficace. Des modes de réalisation de la présente invention utilisent au moins une couche de graphène déposée à travers les couches de circuit intégré afin d'augmenter l'efficacité du circuit intégré.
front page image
Designierte Staaten: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasische Patentorganisation (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Europäisches Patentamt (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Veröffentlichungssprache: Englisch (EN)
Anmeldesprache: Englisch (EN)