Einige Inhalte dieser Anwendung sind momentan nicht verfügbar.
Wenn diese Situation weiterhin besteht, kontaktieren Sie uns bitte unterFeedback&Kontakt
1. (WO2018059697) OPTOELECTRONIC SEMICONDUCTOR CHIP PACKAGE AND MANUFACTURING METHOD THEREOF
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten   

Veröff.-Nr.: WO/2018/059697 Internationale Anmeldenummer PCT/EP2016/073301
Veröffentlichungsdatum: 05.04.2018 Internationales Anmeldedatum: 29.09.2016
IPC:
H01L 33/48 (2010.01) ,H01L 33/56 (2010.01) ,H01L 33/62 (2010.01)
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
33
Halbleiterbauelemente mit wenigstens einer Potenzialsprung-Sperrschicht oder Oberflächensperrschicht, besonders ausgebildet zur Lichtemission; Verfahren oder Vorrichtungen, besonders ausgebildet für die Herstellung oder Behandlung dieser Bauelemente oder Teilen davon; Einzelheiten dieser Bauelemente
48
charakterisiert durch das Gehäuse
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
33
Halbleiterbauelemente mit wenigstens einer Potenzialsprung-Sperrschicht oder Oberflächensperrschicht, besonders ausgebildet zur Lichtemission; Verfahren oder Vorrichtungen, besonders ausgebildet für die Herstellung oder Behandlung dieser Bauelemente oder Teilen davon; Einzelheiten dieser Bauelemente
48
charakterisiert durch das Gehäuse
52
Einkapselungen
56
Materialien, z.B. Epoxid- oder Silikonharze
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
33
Halbleiterbauelemente mit wenigstens einer Potenzialsprung-Sperrschicht oder Oberflächensperrschicht, besonders ausgebildet zur Lichtemission; Verfahren oder Vorrichtungen, besonders ausgebildet für die Herstellung oder Behandlung dieser Bauelemente oder Teilen davon; Einzelheiten dieser Bauelemente
48
charakterisiert durch das Gehäuse
62
Anordnungen für die Zu- oder Ableitung von elektrischem Strom zu bzw. von den Halbleiterkörpern, z.B. Leiterrahmen, Bonddrähte oder Lotkugeln
Anmelder:
OSRAM OPTO SEMICONDUCTORS GMBH [DE/DE]; Leibnizstr. 4 93055 Regensburg, DE
Erfinder:
LIM, Choo Kean; MY
NENG, Siang Min; MY
OR, Choon Keat; MY
KOAY, Seong Tak; MY
Vertreter:
PATENT ATTORNEYS WILHELM & BECK; Prinzenstr. 13 80639 Munich, DE
Prioritätsdaten:
Titel (EN) OPTOELECTRONIC SEMICONDUCTOR CHIP PACKAGE AND MANUFACTURING METHOD THEREOF
(FR) BOÎTIER DE PUCE SEMI-CONDUCTEUR OPTOÉLECTRONIQUE ET SON PROCÉDÉ DE FABRICATION
Zusammenfassung:
(EN) The scope of the invention is an optoelectronic semiconductor package, comprising an optoelectronic semiconductor chip, which comprises a first contact pad and a second contact pad for applying an electric voltage to the optoelectronic semiconductor chip and a light emitting face. The optoelectronic package further comprises an isolating material adjacent to the optoelectronic semiconductor chip forming a housing of the optoelectronic semiconductor chip. The housing comprises walls. The light emitting face of the optoelectronic semiconductor chip is uncovered by the isolating material. A part of the first contact pad and a part of the second contact pad are free from the isolating material. The first contact pad is arranged at a first wall of the housing, which is opposite to the emitting face. The optoelectronic package further comprises a first contact layer in electrical contact with the first contact pad, which is arranged at the first wall and at a second wall of the housing, extending over a first edge between the first and the second wall of the housing. A second contact layer is in electrical contact with the second contact pad and arranged at a wall of the housing.
(FR) L'invention a pour objet un boîtier semi-conducteur optoélectronique comprenant une puce semi-conductrice optoélectronique, qui comprend un premier plot de contact et un second plot de contact pour appliquer une tension électrique à la puce semi-conductrice optoélectronique et à une face électroluminescente. Le boîtier optoélectronique comprend en outre un matériau isolant adjacent à la puce semi-conductrice optoélectronique formant un boîtier de la puce semi-conductrice optoélectronique. Le boîtier comprend des parois. La face électroluminescente de la puce semi-conductrice optoélectronique est découverte par le matériau isolant. Une partie du premier plot de contact et une partie du second plot de contact sont exemptes du matériau isolant. La premier plot de contact est disposé au niveau d'une première paroi du boîtier, qui est opposée à la face d'émission. Le boîtier optoélectronique comprend en outre une première couche de contact en contact électrique avec le premier plot de contact, qui est disposé au niveau de la première paroi et au niveau d'une seconde paroi du boîtier, s'étendant sur un premier bord entre la première et la seconde paroi du boîtier. Une seconde couche de contact est en contact électrique avec le second plot de contact et disposée au niveau d'une paroi du boîtier.
front page image
Designierte Staaten: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasische Patentorganisation (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Europäisches Patentamt (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Veröffentlichungssprache: Englisch (EN)
Anmeldesprache: Englisch (EN)