Einige Inhalte dieser Anwendung sind momentan nicht verfügbar.
Wenn diese Situation weiterhin besteht, kontaktieren Sie uns bitte unterFeedback&Kontakt
1. (WO2018059108) SEMICONDUCTOR DEVICE, MANUFACTURING METHOD THEREOF, AND ELECTRONIC APPARATUS COMPRISING SAME
Aktuellste beim Internationalen Büro vorliegende bibliographische DatenEinwendung einreichen

Veröff.-Nr.: WO/2018/059108 Internationale Anmeldenummer PCT/CN2017/095130
Veröffentlichungsdatum: 05.04.2018 Internationales Anmeldedatum: 31.07.2017
IPC:
H01L 29/06 (2006.01) ,H01L 29/10 (2006.01) ,H01L 21/336 (2006.01)
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
29
Halbleiterbauelemente, besonders ausgebildet zum Gleichrichten, Verstärken, Schalten oder zur Schwingungserzeugung mit wenigstens einer Potenzialsprung-Sperrschicht oder Oberflächensperrschicht; Kondensatoren oder Widerstände mit wenigstens einer Potenzialsprung-Sperrschicht oder Oberflächensperrschicht, z.B. PN-Übergang mit Verarmungs- oder Anreicherungsschicht; Einzelheiten von Halbleiterkörpern oder von Elektroden auf diesen Halbleiterkörpern
02
Halbleiterkörper
06
gekennzeichnet durch ihre Form; gekennzeichnet durch die Formen, relativen Größen oder Anordnungen der Halbleiterbereiche
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
29
Halbleiterbauelemente, besonders ausgebildet zum Gleichrichten, Verstärken, Schalten oder zur Schwingungserzeugung mit wenigstens einer Potenzialsprung-Sperrschicht oder Oberflächensperrschicht; Kondensatoren oder Widerstände mit wenigstens einer Potenzialsprung-Sperrschicht oder Oberflächensperrschicht, z.B. PN-Übergang mit Verarmungs- oder Anreicherungsschicht; Einzelheiten von Halbleiterkörpern oder von Elektroden auf diesen Halbleiterkörpern
02
Halbleiterkörper
06
gekennzeichnet durch ihre Form; gekennzeichnet durch die Formen, relativen Größen oder Anordnungen der Halbleiterbereiche
10
mit einer nicht den gleichzurichtenden, zu verstärkenden oder zu schaltenden Strom führenden Elektrode, die Teil eines Halbleiterbauelements mit drei oder mehr Elektroden ist
H Elektrotechnik
01
Grundlegende elektrische Bauteile
L
Halbleiterbauelemente; elektrische Festkörperbauelemente, soweit nicht anderweitig vorgesehen
21
Verfahren oder Geräte, besonders ausgebildet für die Herstellung oder Behandlung von Halbleiter- oder Festkörperbauelementen oder Teilen davon
02
Herstellung oder Behandlung von Halbleiterbauelementen oder Teilen davon
04
Bauelemente mit mindestens einer Potenzialsprung-Sperrschicht oder Oberflächensperrschicht, z.B. PN-Übergang, Verarmungsschicht, Anreicherungsschicht
18
Bauelemente mit Halbleiterkörpern aus Elementen der Gruppe IV des Periodensystems oder AIIIBV-Verbindungen mit oder ohne Fremdstoffe, z.B. Dotierungsmaterialien
334
Mehrstufenprozess zur Herstellung von unipolaren Bauelementen
335
Feldeffekt-Transistoren
336
mit einem isolierten Gate
Anmelder:
中国科学院微电子研究所 INSTITUTE OF MICROELECTRONICS, CHINESE ACADEMY OF SCIENCES [CN/CN]; 中国北京市 朝阳区北土城西路3号 No.3 Beitucheng West Road, Chaoyang District Beijing 100029, CN
Erfinder:
朱慧珑 ZHU, Huilong; US
Vertreter:
中科专利商标代理有限责任公司 CHINA SCIENCE PATENT & TRADEMARK AGENT LTD.; 中国北京市 海淀区西三环北路87号4-1105室 Suite 4-1105, No. 87, West 3rd Ring North Rd., Haidian District Beijing 100089, CN
Prioritätsdaten:
201610872541.230.09.2016CN
201710530297.630.06.2017CN
Titel (EN) SEMICONDUCTOR DEVICE, MANUFACTURING METHOD THEREOF, AND ELECTRONIC APPARATUS COMPRISING SAME
(FR) DISPOSITIF SEMI-CONDUCTEUR, PROCÉDÉ DE FABRICATION DE CELUI-CI ET APPAREIL ÉLECTRONIQUE LE COMPRENANT
(ZH) 半导体器件及其制造方法及包括该器件的电子设备
Zusammenfassung:
(EN) A semiconductor device, manufacturing method thereof, and electronic apparatus comprising same. The semiconductor device comprises: a substrate (1001); a first device and a second device formed on the substrate (1001), wherein the first device and second device respectively comprise a first source/drain layer (1031), a trench layer (1003), and a second source/drain layer (1005) sequentially stacked on the substrate (1001); and a gate stack formed around a periphery of the trench layer (1003), wherein the trench layer (1003p) of the first device and the trench layer (1003n) of the second device are substantially coplanar, and the second source/drain layer (1005) of the first device has a different stress than the second source/drain layer of the second device.
(FR) L'invention concerne un dispositif semi-conducteur, son procédé de fabrication, et un appareil électronique le comprenant. Le dispositif semi-conducteur comprend : un substrat (1001); un premier dispositif et un second dispositif formés sur le substrat (1001), le premier dispositif et le second dispositif comprenant respectivement une première couche de source/drain (1031), une couche de tranchée (1003), et une seconde couche de source/drain (1005) empilées séquentiellement sur le substrat (1001); et un empilement de grille formé autour d'une périphérie de la couche de tranchée (1003), la couche de tranchée (1003p) du premier dispositif et la couche de tranchée (1003n) du second dispositif sont sensiblement coplanaires, et la seconde couche de source/drain (1005) du premier dispositif a une contrainte différente de celle de la seconde couche de source/drain du second dispositif.
(ZH) 一种半导体器件及其制造方法及包括该器件的电子设备。半导体器件包括:衬底(1001);在衬底(1001)上形成的第一器件和第二器件,第一器件和第二器件分别包括:依次叠置在衬底(1001)上的第一源/漏层(1031)、沟道层(1003)和第二源/漏层(1005);以及绕沟道层(1003)的外周形成的栅堆叠,其中,第一器件的沟道层(1003p)与第二器件的沟道层(1003n)基本共面,且第一器件和第二器件各自的第二源/漏层(1005)中带有不同的应力。
front page image
Designierte Staaten: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Afrikanische regionale Organisation für geistiges Eigentum (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasisches Patentamt (EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Europäisches Patentamt (EPA) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Afrikanische Organisation für geistiges Eigentum (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Veröffentlichungssprache: Chinesisch (ZH)
Anmeldesprache: Chinesisch (ZH)