WIPO logo
Mobil | Englisch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Suche in nationalen und internationalen Patentsammlungen
World Intellectual Property Organization
Suche
 
Durchsuchen
 
Übersetzen
 
Optionen
 
Aktuelles
 
Einloggen
 
Hilfe
 
Maschinelle Übersetzungsfunktion
1. (WO2007045202) INTEGRIERTER SCHALTKREIS UND VERFAHREN ZUM BETREIBEN EINES INTEGRIERTEN SCHALTKREISES
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten   

TranslationÜbersetzung: Original-->Deutsch
Veröff.-Nr.:    WO/2007/045202    Internationale Veröffentlichungsnummer:    PCT/DE2006/001716
Veröffentlichungsdatum: 26.04.2007 Internationales Anmeldedatum: 28.09.2006
IPC:
H03K 19/007 (2006.01), G06F 11/16 (2006.01)
Anmelder: INFINEON TECHNOLOGIES AG [DE/DE]; St.-martin-str. 53, 81669 München (DE) (For All Designated States Except US).
BERTHOLD, Jörg [DE/DE]; (DE) (For US Only).
EIREINER, Matthias [DE/DE]; (DE) (For US Only).
GEORGAKOS, Georg [DE/DE]; (DE) (For US Only).
HENZLER, Stephan [DE/DE]; (DE) (For US Only).
PACHA, Christian [DE/DE]; (DE) (For US Only).
SCHMITT-LANDSIEDEL, Doris [DE/DE]; (DE) (For US Only)
Erfinder: BERTHOLD, Jörg; (DE).
EIREINER, Matthias; (DE).
GEORGAKOS, Georg; (DE).
HENZLER, Stephan; (DE).
PACHA, Christian; (DE).
SCHMITT-LANDSIEDEL, Doris; (DE)
Vertreter: DOKTER, Eric-Michael; Viering, Jentschura & Partner, Grillparzerstr. 14, 81675 München (DE)
Prioritätsdaten:
10 2005 049 232.0 14.10.2005 DE
Titel (DE) INTEGRIERTER SCHALTKREIS UND VERFAHREN ZUM BETREIBEN EINES INTEGRIERTEN SCHALTKREISES
(EN) INTEGRATED CIRCUIT AND METHOD FOR THE OPERATION OF AN INTEGRATED CIRCUIT
(FR) CIRCUIT DE COMMUTATION INTEGRE ET PROCEDE DE FONCTIONNEMENT D'UN CIRCUIT DE COMMUTATION INTEGRE
Zusammenfassung: front page image
(DE)Der Schaltkreis weist ein erstes Daten-Halteglied (201) mit einem zu diesem parallel geschalteten zweiten Daten-Halteglied (202) auf, wobei das zweite Daten-Halteglied (202) eine längere Setup-Zeit aufweist als das erste Daten-Halteglied (201).
(EN)Disclosed is a circuit comprising a first data retention member (201) with a second data retention member (202) that is connected in parallel thereto. The second data retention member (202) is provided with a longer setup time than the first data retention member (201).
(FR)L'invention concerne un circuit de commutation présentant un premier élément de stockage de données (201) et un second élément de stockage de données (202) monté en parallèle avec le premier, ce second élément de stockage de données (202) présentant un temps de préparation plus long que le premier élément de stockage de données (201).
Designierte Staaten: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Veröffentlichungssprache: German (DE)
Anmeldesprache: German (DE)