WIPO logo
Mobil | Englisch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Suche in nationalen und internationalen Patentsammlungen
World Intellectual Property Organization
Suche
 
Durchsuchen
 
Übersetzen
 
Optionen
 
Aktuelles
 
Einloggen
 
Hilfe
 
Maschinelle Übersetzungsfunktion
1. (WO2006099822) SCHALTUNG ZUM VERGLEICHEN VON ZWEI N-STELLIGEN BINÄREN DATENWÖRTERN
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten   

TranslationÜbersetzung: Original-->Deutsch
Veröff.-Nr.:    WO/2006/099822    Internationale Anmeldenummer    PCT/DE2006/000117
Veröffentlichungsdatum: 28.09.2006 Internationales Anmeldedatum: 26.01.2006
IPC:
G06F 7/02 (2006.01), G06F 11/16 (2006.01)
Anmelder: UNIVERSITÄT POTSDAM [DE/DE]; Am Neuen Palais 10, 14469 Potsdam (DE) (For All Designated States Except US).
SOGOMONYAN, Egor [AM/DE]; (DE) (For US Only).
GÖSSEL, Michael [DE/DE]; (DE) (For US Only)
Erfinder: SOGOMONYAN, Egor; (DE).
GÖSSEL, Michael; (DE)
Vertreter: BOEHMERT & BOEHMERT; Bittner, Thomas, L., Hollerallee 32, 28209 Bremen (DE)
Prioritätsdaten:
10 2005 013 883.7 24.03.2005 DE
Titel (DE) SCHALTUNG ZUM VERGLEICHEN VON ZWEI N-STELLIGEN BINÄREN DATENWÖRTERN
(EN) CIRCUIT FOR COMPARING TWO N-DIGIT BINARY DATA WORDS
(FR) CIRCUIT POUR COMPARER DEUX MOTS DE DONNEES BINAIRES A N CHIFFRES
Zusammenfassung: front page image
(DE)Die Erfindung bezieht sich auf eine Schaltung zum Vergleichen von zwei n-stelligen binären Datenwörter x[l](t), ..., x[n](t) und x'[l](t), ..., x'[n](t), die im fehlerfreien Fall entweder gleich oder bitweise zueinander invertiert sind, mit einer Reihenschaltung einer kombinatorischen Schaltung zur Realisierung einer ersten kombinatorischen Funktion, eines steuerbaren Registers und einer kombinatorischen Schaltung zur Realisierung einer weiteren kombinatorischen Funktion.
(EN)The invention relates to a circuit for comparing two n-digit binary data words x[l](t), ..., x[n](t) and x'[l](t), ..., x'[n](t) which, in the absence of errors, are inverted either immediately or are inverted bit by bit with respect to one another, said circuit having a series connection of a combinational circuit for implementing a first combinational function, a controllable register and a combinational circuit for implementing another combinational function.
(FR)L'invention concerne un circuit servant à comparer deux mots de données binaires à n-chiffres, x[l](t), ..., x[n](t) et x'[l](t), ..., x'[n](t), qui, en l'absence d'erreur, sont soit identiques soit inversés au niveau des bits. Ce circuit présente un montage en série d'un circuit combinatoire servant à réaliser une première fonction combinatoire, d'un registre commandable et d'un circuit combinatoire servant à réaliser une autre fonction combinatoire.
Designierte Staaten: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Veröffentlichungssprache: German (DE)
Anmeldesprache: German (DE)