WIPO logo
Mobil | Englisch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Suche in nationalen und internationalen Patentsammlungen
World Intellectual Property Organization
Suche
 
Durchsuchen
 
Übersetzen
 
Optionen
 
Aktuelles
 
Einloggen
 
Hilfe
 
Maschinelle Übersetzungsfunktion
1. (WO2003063355) INTEGRIERTE SCHALTUNG UND SCHALTUNGSANORDNUNG ZUR UMWANDLUNG EINES SINGLE-RAIL-SIGNALS IN EIN DUAL-RAIL-SIGNAL
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten   

TranslationÜbersetzung: Original-->Deutsch
Veröff.-Nr.:    WO/2003/063355    Internationale Anmeldenummer    PCT/DE2002/004753
Veröffentlichungsdatum: 31.07.2003 Internationales Anmeldedatum: 30.12.2002
Antrag nach Kapitel 2 eingegangen:    18.08.2003    
IPC:
H03K 3/356 (2006.01)
Anmelder: INFINEON TECHNOLOGIES AG [DE/DE]; St.-Martin-Strasse 53, 81669 München (DE) (For All Designated States Except US).
KÜNEMUND, Thomas [DE/DE]; (DE) (For US Only)
Erfinder: KÜNEMUND, Thomas; (DE)
Vertreter: EPPING HERMANN FISCHER PATENTANWALTSGESELLSCHAFT MBH; P.O. Box 200734, 80007 München (DE)
Prioritätsdaten:
102 02 725.0 24.01.2002 DE
Titel (DE) INTEGRIERTE SCHALTUNG UND SCHALTUNGSANORDNUNG ZUR UMWANDLUNG EINES SINGLE-RAIL-SIGNALS IN EIN DUAL-RAIL-SIGNAL
(EN) INTEGRATED CIRCUIT AND CIRCUIT ARRANGEMENT FOR CONVERTING A SINGLE-RAIL SIGNAL TO A DUAL-RAIL SIGNAL
(FR) CIRCUIT INTEGRE ET SYSTEME DE CIRCUIT PERMETTANT LA TRANSFORMATION D'UN SIGNAL RAIL SIMPLE EN UN SIGNAL RAIL DOUBLE
Zusammenfassung: front page image
(DE)Die Erfindung schlägt eine integrierte Schaltung zur Umwandlung eines Single-Rail-Signals in ein Dual-Rail-Signal vor, bei dem ein Konvertierungsmittel (500) zwischen einem Dateneingang (501) und einem Datenausgang (502, 503) verschaltet ist. Das Konvertierungsmittel (500) umfaßt eine Speicherzelle, deren Eingang (SZE) mit dem Dateneingang (501) der integrierten Schaltung verbunden ist und an dessen Ausgangsanschlüssen (SZA1, SZA2) im transparenten Zustand der Speicherzelle das logisch gültige Dual-Rail-Signal anliegt. Zwischen den Ausgangsanschlüssen (SZA1, SZA2) der Speicherzelle (SZ) und den Ausgangsanschlüssen (502, 503) der integrierten Schaltung ist eine Schaltungsanordnung (520) angeordnet, die das Vorladen der mit den Ausgangsanschlüssen verbundenen Ausgangsleitungen übernimmt und einen direkten Übergang von der Vorladephase in den logischen Zustand auf den Ausgangsleitungen und umgekehrt sicherstellt.
(EN)The invention relates to an integrated circuit for converting a single-rail signal to a dual-rail signal. Said circuit comprises a conversion device (500) that is connected between a data input (501) and a data output (502, 503). Said conversion device (500) comprises a memory cell whose input (SZE) is linked with the data input (501) of the integrated circuit and at whose output connections (SZA1, SZA2) in the transparent state of the memory cell the logically valid dual-rail signal is applied. A circuit arrangement (520) is interposed between the output connections (SZA1, SZA2) of the memory cell (SZ) and the output connections (502, 503) of the integrated circuit. Said circuit arrangement pre-charges the output lines linked with the output connections and ensures the direct transition from the pre-charge phase to the logical state to the output lines and vice versa.
(FR)L'invention concerne un circuit intégré permettant la transformation d'un signal rail simple en un signal rail double, dans lequel des moyens de conversion (500) sont connectés entre une entrée de données (501) et une sortie de données (502, 503). Les moyens de conversion (500) comprennent une cellule mémoire, dont l'entrée (SZE) est connectée avec l'entrée de données (501) du circuit intégré, et aux connexions de sortie (SZA1, SZA2) de laquelle s'applique, en l'état transparent de la cellule mémoire, le signal double rail logiquement valable. Il est prévu entre les connexions de sortie (SZA1, SZA2) de la cellule mémoire (SZ) et les connexions de sortie (502, 503) du circuit intégré, un système de circuit (520) effectuant la pré-alimentation des lignes de sortie reliées aux connexions de sortie, et assurant un transfert direct de la phase de pré-alimentation dans l'état logique sur les lignes de sortie, et inversement.
Designierte Staaten: BR, CA, CN, IL, IN, JP, KR, MX, RU, UA, US.
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, SI, SK, TR).
Veröffentlichungssprache: German (DE)
Anmeldesprache: German (DE)