WIPO logo
Mobil | Englisch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Suche in nationalen und internationalen Patentsammlungen
World Intellectual Property Organization
Suche
 
Durchsuchen
 
Übersetzen
 
Optionen
 
Aktuelles
 
Einloggen
 
Hilfe
 
Maschinelle Übersetzungsfunktion
1. (WO2001088711) PERIPHERIEBAUSTEIN MIT HOHER FEHLERSICHERHEIT FÜR SPEICHERPROGRAMMIERBARE STEUERUNGEN
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten   

TranslationÜbersetzung: Original-->Deutsch
Veröff.-Nr.:    WO/2001/088711    Internationale Veröffentlichungsnummer:    PCT/DE2001/001885
Veröffentlichungsdatum: 22.11.2001 Internationales Anmeldedatum: 17.05.2001
Antrag nach Kapitel 2 eingegangen:    19.10.2001    
IPC:
G05B 19/042 (2006.01), G06F 11/16 (2006.01), G06F 11/20 (2006.01)
Anmelder: SIEMENS AKTIENGESELLSCHAFT [DE/DE]; Wittelsbacherplatz 2, 80333 München (DE) (For All Designated States Except US).
VÄTH, Joachim [DE/DE]; (DE) (For US Only)
Erfinder: VÄTH, Joachim; (DE)
Allgemeiner
Vertreter:
SIEMENS AKTIENGESELLSCHAFT; Postfach 22 16 34, 80506 München (DE)
Prioritätsdaten:
100 24 479.3 18.05.2000 DE
100 35 174.3 19.07.2000 DE
Titel (DE) PERIPHERIEBAUSTEIN MIT HOHER FEHLERSICHERHEIT FÜR SPEICHERPROGRAMMIERBARE STEUERUNGEN
(EN) PERIPHERAL COMPONENT WITH HIGH ERROR PROTECTION FOR STORED PROGRAMMABLE CONTROLS
(FR) COMPOSANT PERIPHERIQUE AYANT UN DEGRE DE PROTECTION ELEVE CONTRE LES ERREURS, DESTINE A DES COMMANDES PROGRAMMABLES ENREGISTREES
Zusammenfassung: front page image
(DE)Die Erfindung richtet sich auf einen Peripheriebaustein von hoher Fehlersicherheit für speicherprogrammierbare Steuerungen, insbesondere Analogeingabe-Schaltung, mit wenigstens zwei weitgehend identisch aufgebauten Kanälen zur parallelen Signalein- und/oder -ausgabe, die im Bereich der Peripherieschnittstelle parallelgeschalten und/oder parallelschaltbar sind, und mit wenigstens einer Datenverarbeitungs-Baugruppe ($g(m)P oder $g(m)C) zum Testen der Kanäle ohne Unterbrechung des Datenflusses.
(EN)The invention relates to a peripheral component with high error protection for stored programmable controls. The invention relates particularly to an analog-input circuit with at least two channels substantially identical in design, for parallel signal input and/or output, which are parallel connected and/or parallel connectable in the region of the peripheral interface. Said analog-input circuit also comprises at least one data processing component ($g(m)P or $g(m)C) for testing the channels without any disruption of the data flows.
(FR)L'invention concerne un composant périphérique ayant un degré de protection élevé contre les erreurs, destiné à des commandes programmables enregistrées. Ladite invention concerne en particulier un circuit à entrée analogique comportant au moins deux canaux conçus de manière essentiellement identique, destinés à l'entrée et/ou à la sortie parallèles de signaux. Lesdits canaux sont connectés en parallèle et/ou peuvent être connectés en parallèle au niveau de l'interface périphérique. Ledit circuit à entrée analogique comporte également au moins un groupe de composants de traitement de données ($g(m)P ou $g(m)C) destiné au test des canaux sans interruption du flux de données.
Designierte Staaten: JP, US.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Veröffentlichungssprache: German (DE)
Anmeldesprache: German (DE)