WIPO logo
Mobil | Englisch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Suche in nationalen und internationalen Patentsammlungen
World Intellectual Property Organization
Suche
 
Durchsuchen
 
Übersetzen
 
Optionen
 
Aktuelles
 
Einloggen
 
Hilfe
 
Maschinelle Übersetzungsfunktion
1. (WO1999032988) VORRICHTUNG ZUM HIERARCHISCHEN VERBINDEN EINER MEHRZAHL VON FUNKTIONSEINHEITEN IN EINEM PROZESSOR
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten   

TranslationÜbersetzung: Original-->Deutsch
Veröff.-Nr.:    WO/1999/032988    Internationale Veröffentlichungsnummer:    PCT/EP1998/006948
Veröffentlichungsdatum: 01.07.1999 Internationales Anmeldedatum: 03.11.1998
Antrag nach Kapitel 2 eingegangen:    30.03.1999    
IPC:
G06F 9/38 (2006.01), G06F 15/78 (2006.01)
Anmelder: SP3D CHIP DESIGN GMBH [DE/DE]; Petersbrunner Strasse 17, D-82319 Starnberg (DE) (For All Designated States Except US).
CICHON, Gordon [DE/DE]; (DE) (For US Only)
Erfinder: CICHON, Gordon; (DE)
Vertreter: ZIMMERMANN, Tankred; Schoppe & Zimmermann, Postfach 71 08 67, D-81458 München (DE)
Prioritätsdaten:
197 56 591.3 18.12.1997 DE
Titel (DE) VORRICHTUNG ZUM HIERARCHISCHEN VERBINDEN EINER MEHRZAHL VON FUNKTIONSEINHEITEN IN EINEM PROZESSOR
(EN) DEVICE FOR HIERARCHICAL CONNECTION OF A PLURALITY OF FUNCTIONAL UNITS IN A PROCESSOR
(FR) DISPOSITIF POUR LA CONNEXION HIERARCHIQUE D'UNE PLURALITE D'UNITES FONCTIONNELLES DANS UN PROCESSEUR
Zusammenfassung: front page image
(DE)Eine Vorrichtung zum hierarchischen Verbinden einer Mehrzahl von Funktionseinheiten (12a, 12b, 12c) in einem Prozessor umfaßt eine Verbindungseinrichtung (10) erster Ordnung mit zumindest zwei Eingängen (10a, 10b) und einem Ausgang (10c), die betreibbar ist, um einen der zumindest zwei Eingänge (10a, 10b) mit dem Ausgang (10c) zu verbinden, wobei der Ausgang (10c) der Verbindungseinrichtung (10) erster Ordnung mit einem Eingang einer ersten Funktionseinheit (12a) verbunden ist, und wobei ein Ausgang einer zweiten Funktionseinheit (12b) mit einem ersten Eingang (10a) der zumindest zwei Eingänge (10a, 10b) der Verbindungseinrichtung (10) erster Ordnung verbunden ist, und eine Verbindungseinrichtung (20) zweiter Ordnung mit zumindest einem Eingang (20a) und einem Ausgang (20b), die betreibbar ist, um den zumindest einen Eingang (20a) mit dem Ausgang (20b) zu verbinden, wobei der zumindest eine Eingang (20a) der Verbindungseinrichtung (20) zweiter Ordnung mit einer dritten Funktionseinheit (12c) verbunden ist, und wobei ein an dem zumindest einen Eingang (20a) der Verbindungseinrichtung (20) zweiter Ordnung anlegbares Signal zwischenspeicherbar ist, bevor es zu einem weiteren Eingang (10b) der Verbindungseinrichtung (10) erster Ordnung weitergeleitet wird.
(EN)Disclosed is a device for hierarchical connection of a plurality of functional units (12a, 12b, 12c) in a processor, comprising a connecting device (10) and an output (10c) that can be used to connect one of the at least two inputs (10a, 10b) to the output (10c). The output (10c) of the primary order connecting device (10) is connected to the input of a first functional unit (12a). The output of a second functional unit (12b) is connected to a first input (10a) of the at least two inputs (10a, 10b) of the primary order connecting device (10). The device also comprises a second order connecting device (20) with at least one input (20a) and an output (20b) that can be used to connect the at least one input (20a) to the output (20b). The at least one input (20a) of the second order connecting device (20) is connected to a third functional unit (12c). A signal that can be applied on the at least one input (20a) of the second order connecting device (20) is buffered before it is sent to an additional input (10b) of the first order connecting device (10).
(FR)L'invention concerne un dispositif pour la connexion hiérarchique d'une pluralité d'unités fonctionnelles (12a, 12b, 12c) dans un processeur, comportant un système de connexion (10) du premier ordre avec au moins deux entrées (10a, 10b) et une sortie (10c), lequel est actionnable pour connecter l'une des entrées, au moins au nombre de deux (10a, 10b), avec la sortie (10c), la sortie (10c) du système de connexion (10) du premier ordre étant connectée avec une entrée d'une première unité fonctionnelle (12a), et une sortie d'une deuxième unité fonctionnelle (12b) étant connectée avec une première entrée (10a) des entrées, au moins au nombre de deux (10a, 10b), du système de connexion (10) du premier ordre. Le dispositif comporte également un système de connexion (20) du deuxième ordre possédant au moins une entrée (20a) et une sortie (20b), lequel est actionnable pour connecter la ou les entrées (20a) avec la sortie (20b), la ou les entrées (20a) du système de connexion (20) du deuxième ordre étant reliées avec une troisième unité fonctionnelle (12c). Un signal applicable à la ou aux entrées (20a) du système de connexion (20) du deuxième ordre peut être mis en mémoire tampon avant d'être transmis à une autre entrée (10b) du système de connexion (10) du premier ordre.
Designierte Staaten: US.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Veröffentlichungssprache: German (DE)
Anmeldesprache: German (DE)