In Bearbeitung

Bitte warten ...

PATENTSCOPE ist einige Stunden aus Wartungsgründen am Dienstag 25.01.2022 um 9:00 AM MEZ nicht verfügbar
Einstellungen

Einstellungen

Gehe zu Anmeldung

1. WO1998036495 - INTEGRIERTE BUFFER-SCHALTUNG

Veröffentlichungsnummer WO/1998/036495
Veröffentlichungsdatum 20.08.1998
Internationales Aktenzeichen PCT/DE1998/000433
Internationales Anmeldedatum 16.02.1998
IPC
H03K 19/00 2006.1
HSektion H Elektrotechnik
03Grundlegende elektronische Schaltkreise
KImpulstechnik
19Verknüpfungsschaltungen, d.h. Schaltungen, bei denen wenigstens zwei Eingangssignale zu einem Ausgangssignal verknüpft werden; Inverterschaltungen
H03K 19/0185 2006.1
HSektion H Elektrotechnik
03Grundlegende elektronische Schaltkreise
KImpulstechnik
19Verknüpfungsschaltungen, d.h. Schaltungen, bei denen wenigstens zwei Eingangssignale zu einem Ausgangssignal verknüpft werden; Inverterschaltungen
0175Kopplungsanordnungen; Schnittstellenanordnungen
0185unter ausschließlicher Verwendung von Feldeffekttransistoren
CPC
H03K 19/0013
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output
0008Arrangements for reducing power consumption
0013in field effect transistor circuits
H03K 19/018521
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output
0175Coupling arrangements; Interface arrangements
0185using field effect transistors only
018507Interface arrangements
018521of complementary type, e.g. CMOS
Anmelder
  • SIEMENS AKTIENGESELLSCHAFT [DE]/[DE] (AllExceptUS)
  • MÜLLER, Gerhard [DE]/[US] (UsOnly)
  • KRISTOFFERSSON, Thomas [SE]/[DE] (UsOnly)
Erfinder
  • MÜLLER, Gerhard
  • KRISTOFFERSSON, Thomas
Prioritätsdaten
197 06 069.217.02.1997DE
Veröffentlichungssprache Deutsch (de)
Anmeldesprache Deutsch (DE)
Designierte Staaten
Titel
(DE) INTEGRIERTE BUFFER-SCHALTUNG
(EN) INTEGRATED BUFFER CIRCUIT
(FR) CIRCUIT TAMPON INTEGRE
Zusammenfassung
(DE) Die erfindungsgemäße Buffer-Schaltung setzt Signale auf TTL-Pegel am Eingang auf Signale mit CMOS-Pegel um. Sie besteht aus drei Inverterstufen, wobei das Ausgangssignal einer Stufe positiv rückgekoppelt ist, um eine volle Aussteuerung zu erreichen. Die Stromaufnahme der Buffer-Schaltung übersteigt aufgrund einer Strombegrenzungs-Schaltung (BS) einen definierten Wert nicht. Die Leistungsaufnahme der Schaltung ist trotz hoher Schaltgeschwindigkeit gering.
(EN) The inventive buffer circuit converts TTL input signals into CMOS signals. Said circuit consists of three inverter levels, wherein the output signal of a level is positively fed back to enable full modulation. Buffer circuit power input does not exceed a defined value owing to a current limiting circuit (BS). Power consumption in the circuit is low despite high operating speed.
(FR) Le circuit tampon selon l'invention convertit des signaux de niveau TTL, à l'entrée, en signaux de niveau CMOS. Ledit circuit est constitué de trois étages inverseurs, le signal de sortie d'un étage étant réinjecté positivement pour permettre une modulation totale. Grâce à un circuit de limitation de courant (BS), la consommation de courant du circuit tampon ne dépasse pas une valeur définie. La puissance absorbée du circuit est faible malgré sa vitesse élevée de fonctionnement.
Related patent documents
Aktuellste beim Internationalen Büro vorliegende bibliographische Daten