Einige Inhalte dieser Anwendung sind momentan nicht verfügbar.
Wenn diese Situation weiterhin besteht, kontaktieren Sie uns bitte unterFeedback&Kontakt
1. (US20160006478) Apparatus and method to perform a double correlation

Anmeldenummer: 14769857 Anmeldedatum: 21.02.2014
Veröffentlichungsnummer: 20160006478 Veröffentlichungsdatum: 07.01.2016
Erteilungsnummer: 09660692 Erteilungsdatum: 23.05.2017
Veröffentlichungsart : B2
PCT-Aktenzeichen: Anmeldenummer: PCTGB2014050512 ; Veröffentlichungsnummer: Anklicken zur Anzeige der Daten
IPC:
H04B 1/709
H04J 3/06
H Elektrotechnik
04
Elektrische Nachrichtentechnik
B
Übertragung
1
Einzelheiten von Übertragungssystemen, soweit sie nicht von einer einzigen der Gruppen H04B3/-H04B13/138; Einzelheiten von Übertragungssystemen, die nicht durch das zur Übertragung verwendete Medium gekennzeichnet sind
69
Spread-Spectrum-Techniken
707
mittels Direct-Sequence-Modulation
709
Korrelatorstruktur
H Elektrotechnik
04
Elektrische Nachrichtentechnik
J
Multiplex-Verkehr
3
Zeitmultiplexsysteme
02
Einzelheiten
06
Synchronisierungsanordnungen
Anmelder: Cascoda Limited
Erfinder: Wolfgang Bruchner
Vertreter: Renner, Otto, Boisselle & Sklar, LLP
Prioritätsdaten: 1303154.7 22.02.2013 GB
Titel: (EN) Apparatus and method to perform a double correlation
Zusammenfassung: front page image
(EN)

An apparatus is described for performing a correlation function on a received signal and a plurality of predetermined chip codes from a communication standard. The apparatus comprising: a first plurality of logic gates configured as a multiplier unit operable to receive a signal sampled at a predetermined sampling frequency, and to perform predetermined multiplication operations on the input signal in accordance with the correlation function; a first memory unit operable to receive and store multiplication values from the first plurality of logic gates; a second memory unit having stored therein values from predetermined multiplication operations performed on the plurality of chip codes in accordance with the correlation function; and a second plurality of logic gates configured as an adder unit to receive multiplication values outputted from the first memory unit and the second memory unit and to sum the multiplication values from the first memory unit taking into account the multiplication values in the from the second memory unit.