بعض محتويات هذا التطبيق غير متوفرة في الوقت الحالي.
إذا استمرت هذه الحالة ، يرجى الاتصال بنا علىتعليق وإتصال
1. (WO2019066945) INTEGRATING AND ACCESSING PASSIVE COMPONENTS IN WAFER-LEVEL PACKAGES
أحدث البيانات الببلوغرافية المتوفرة لدى المكتب الدولي    تقديم ملاحظات

رقم النشر: WO/2019/066945 رقم الطلب الدولي: PCT/US2017/054533
تاريخ النشر: 04.04.2019 تاريخ الإيداع الدولي: 29.09.2017
التصنيف الدولي للبراءات:
H01L 25/065 (2006.01) ,H01L 23/538 (2006.01) ,H01L 23/498 (2006.01) ,H01L 23/00 (2006.01)
Description not available in lang arDescription not available in lang arDescription not available in lang arDescription not available in lang ar
المودعون:
SIGNORINI, Gianni [IT/DE]; DE
SCIRIHA, Veronica [MT/DE]; DE
WAGNER, Thomas [DE/DE]; DE
INTEL IP CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
المخترعون:
SIGNORINI, Gianni; DE
SCIRIHA, Veronica; DE
WAGNER, Thomas; DE
الوكيل:
LINDEEN, Gordon R.; US
MALLIE, Michael J.; US
VINCENT, Lester J.; US
بيانات الأولوية:
العنوان (EN) INTEGRATING AND ACCESSING PASSIVE COMPONENTS IN WAFER-LEVEL PACKAGES
(FR) INTÉGRATION ET ACCÈS À DES COMPOSANTS PASSIFS DANS DES BOÎTIERS DE NIVEAU TRANCHE
الملخص:
(EN) In accordance with disclosed embodiments, there is a method of integrating and accessing passive components in three-dimensional fan-out wafer-level packages. One example is a microelectronic die package that includes a die, a package substrate attached to the die on one side of the die and configured to be connected to a system board, a plurality of passive devices over a second side of the die, and a plurality of passive device contacts over a respective passive die, the contacts being configured to be coupled to a second die mounted over the passive devices and over the second side of the die.
(FR) Conformément à des modes de réalisation décrits, l'invention concerne un procédé d'intégration et d'accès à des composants passifs dans des boîtiers de niveau tranche de sortance en trois dimensions. Un exemple est un boîtier de puce microélectronique qui comprend une puce, un substrat de boîtier fixé à la puce sur un côté de la puce et configuré pour être connecté à une carte système, une pluralité de dispositifs passifs sur un second côté de la puce, et une pluralité de contacts de dispositif passif sur une puce passive respective, les contacts étant configurés pour être couplés à une seconde puce montée sur les dispositifs passifs et sur le second côté de la puce.
front page image
الدول المعيّنة: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
المنظمة الإقليمية الأفريقية للملكية الفكرية (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
مكتب البراءات الأوروبي الآسيوي (AM, AZ, BY, KG, KZ, RU, TJ, TM)
المكتب الأوروبي للبراءات (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
المنظمة الأفريقية للملكية الفكرية (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
لغة النشر: الإنكليزية (EN)
لغة الإيداع: الإنكليزية (EN)