بعض محتويات هذا التطبيق غير متوفرة في الوقت الحالي.
إذا استمرت هذه الحالة ، يرجى الاتصال بنا علىتعليق وإتصال
1. (WO2019031029) PHOTOELECTRIC CONVERSION ELEMENT PRODUCTION METHOD
أحدث البيانات الببلوغرافية المتوفرة لدى المكتب الدوليتقديم ملاحظات

رقم النشر: WO/2019/031029 رقم الطلب الدولي: PCT/JP2018/020598
تاريخ النشر: 14.02.2019 تاريخ الإيداع الدولي: 29.05.2018
التصنيف الدولي للبراءات:
H01L 31/18 (2006.01) ,C23C 16/44 (2006.01) ,C23C 16/50 (2006.01) ,H01L 21/205 (2006.01) ,H01L 21/31 (2006.01) ,H01L 21/683 (2006.01) ,H01L 31/0747 (2012.01)
Description not available in lang arDescription not available in lang arDescription not available in lang arDescription not available in lang arDescription not available in lang arDescription not available in lang arDescription not available in lang ar
المودعون:
株式会社カネカ KANEKA CORPORATION [JP/JP]; 大阪府大阪市北区中之島2-3-18 2-3-18, Nakanoshima, Kita-ku, Osaka-shi, Osaka 5308288, JP
المخترعون:
福田 将典 FUKUDA, Masanori; JP
波内 俊文 NAMIUCHI, Toshifumi; JP
松田 高洋 MATSUDA, Takahiro; JP
الوكيل:
特許業務法人はるか国際特許事務所 HARUKA PATENT & TRADEMARK ATTORNEYS; 東京都千代田区六番町3 六番町SKビル5階 Rokubancho SK Bldg. 5th Floor, 3, Rokubancho, Chiyoda-ku, Tokyo 1020085, JP
بيانات الأولوية:
2017-15443409.08.2017JP
2017-15443509.08.2017JP
2017-15443609.08.2017JP
العنوان (EN) PHOTOELECTRIC CONVERSION ELEMENT PRODUCTION METHOD
(FR) PROCÉDÉ DE FABRICATION D'ÉLÉMENT DE CONVERSION PHOTOÉLECTRIQUE
(JA) 光電変換素子の製造方法
الملخص:
(EN) The present invention provides a production method for a photoelectric conversion element having a first and second main surface and including a first thin film formed on the first main surface side of the semiconductor substrate and a second thin film formed on the second main surface side of the semiconductor substrate, the method comprising a first disposition step of disposing, at a first film-forming position (81) in a first film-forming room (61), a first semiconductor substrate whereon no first thin film and no second thin film have been formed, a second disposition step of disposing, at a second film-forming position (82) in the first film-forming room (61), a second semiconductor substrate having at least a first thin film formed on the first main surface side and no second thin film formed on the second main surface side, and a first film-forming step of forming, in the first film-forming room (61) and within the same time period, the first thin film on the first main surface side of the first semiconductor substrate and the second thin film on the second main surface side of the second semiconductor substrate.
(FR) La présente invention concerne un procédé de fabrication d'un élément de conversion photoélectrique possédant une première et une seconde surface principale et comprenant un premier film mince formé du côté première surface principale du substrat semi-conducteur et un second film mince formé du côté seconde surface principale du substrat semi-conducteur, le procédé comprenant une première étape de disposition consistant à disposer, au niveau d'une première position (81) de formation de film dans une première salle (61) de formation de film, un premier substrat semi-conducteur sur lequel aucun premier film mince et aucun second film mince n'ont été formés, une seconde étape de disposition consistant à disposer, au niveau d'une seconde position (82) de formation de film dans la première salle (61) de formation de film, un second substrat semi-conducteur possédant au moins un premier film mince formé du côté première surface principale et aucun second film mince formé du côté seconde surface principale, et une première étape de formation de film consistant à former, dans la première salle (61) de formation de film et dans la même période, le premier film mince du côté première surface principale du premier substrat semi-conducteur et le second film mince du côté seconde surface principale du second substrat semi-conducteur.
(JA) 本開示の光電変換素子の製造方法は、第1、第2の主面を有し、半導体基板の第1の主面側に形成された第1の薄膜と、半導体基板の前記第2の主面側に形成された第2の薄膜と、を含む光電変換素子の製造方法であって、第1の薄膜及び第2の薄膜が形成されていない第1の半導体基板を、第1の製膜室(61)における第1の製膜位置(81)に配置する第1の配置ステップと、第1の主面側には少なくとも第1の薄膜が形成され、第2の主面側には第2の薄膜が形成されていない第2の半導体基板を、第1の製膜室(61)における第2の製膜位置(82)に配置する第2の配置ステップと、第1の製膜室(61)において、第1の半導体基板の第1の主面側には第1の薄膜を、第2の半導体基板の第2の主面側には第2の薄膜を、同一期間内に形成する第1の製膜ステップと、を含む。
front page image
الدول المعيّنة: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
المنظمة الإقليمية الأفريقية للملكية الفكرية (الأريبو) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
المكتب الأوروبي الآسيوي للبراءات (EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
المكتب الأوروبي للبراءات (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
المنظمة الأفريقية للملكية الفكرية (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
لغة النشر: ياباني (JA)
لغة الإيداع: ياباني (JA)